[發(fā)明專利]應(yīng)用于信號(hào)鏈模擬增益的校準(zhǔn)電路及其校準(zhǔn)方法在審
| 申請(qǐng)?zhí)枺?/td> | 201810300265.1 | 申請(qǐng)日: | 2018-04-04 |
| 公開(公告)號(hào): | CN108551343A | 公開(公告)日: | 2018-09-18 |
| 發(fā)明(設(shè)計(jì))人: | 吳建剛 | 申請(qǐng)(專利權(quán))人: | 思瑞浦微電子科技(蘇州)股份有限公司 |
| 主分類號(hào): | H03M1/10 | 分類號(hào): | H03M1/10 |
| 代理公司: | 南京蘇科專利代理有限責(zé)任公司 32102 | 代理人: | 陳忠輝 |
| 地址: | 215123 江蘇省蘇州市工業(yè)*** | 國省代碼: | 江蘇;32 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 校準(zhǔn) 校準(zhǔn)電路 模擬增益 校準(zhǔn)電壓 生成器 信號(hào)鏈 主通路 放大器 應(yīng)用 信號(hào)傳輸器件 電壓線性度 數(shù)模轉(zhuǎn)換器 單元電阻 電壓系數(shù) 動(dòng)態(tài)性能 基準(zhǔn)電壓 開關(guān)陣列 面積需求 校準(zhǔn)過程 性能影響 電路能 輸出端 襯底 成串 電阻 調(diào)壓 減小 電路 芯片 占用 引入 | ||
1.應(yīng)用于信號(hào)鏈模擬增益的校準(zhǔn)電路,設(shè)于信號(hào)傳輸器件中放大器的輔助通路上,其特征在于:所述校準(zhǔn)電路由第一Poly電阻、第二Poly電阻和基準(zhǔn)電壓Vref下的校準(zhǔn)電壓生成器組成;其中第一Poly電阻的一端接地或者接旁路輸入信號(hào),第一Poly電阻的另一端與第二Poly電阻的一端一并接入放大器的負(fù)極輸入端,第二Poly電阻的另一端接入放大器的輸出端,且校準(zhǔn)電壓生成器為成串普通電阻和開關(guān)陣列構(gòu)成的數(shù)模轉(zhuǎn)換器,校準(zhǔn)電壓生成器的輸出端接入兩個(gè)Poly電阻的襯底調(diào)壓。
2.根據(jù)權(quán)利要求1所述應(yīng)用于信號(hào)鏈模擬增益的校準(zhǔn)電路,其特征在于:所述校準(zhǔn)電壓生成器的普通電阻相串聯(lián)并接入基準(zhǔn)電壓Vref兩端,且相鄰兩個(gè)普通電阻之間接設(shè)有開關(guān)陣列的一個(gè)開關(guān)的一端,任意開關(guān)的狀態(tài)對(duì)應(yīng)受控于所輸入的數(shù)字校準(zhǔn)信號(hào),校準(zhǔn)電壓生成器的輸出端為開關(guān)陣列的總輸出端。
3.根據(jù)權(quán)利要求1所述應(yīng)用于信號(hào)鏈模擬增益的校準(zhǔn)電路,其特征在于:所述基準(zhǔn)電壓Vref等效于放大器的輸出電壓。
4.根據(jù)權(quán)利要求1所述應(yīng)用于信號(hào)鏈模擬增益的校準(zhǔn)電路,其特征在于:所述普通電阻的占用面積小于單元電阻的占用面積。
5.應(yīng)用于信號(hào)鏈模擬增益的校準(zhǔn)方法,其特征在于包括步驟:
引入校準(zhǔn)電路:在信號(hào)傳輸器件中放大器的輔助通路上接設(shè)第一Poly電阻、第二Poly電阻和基準(zhǔn)電壓Vref下的校準(zhǔn)電壓生成器;其中將第一Poly電阻的一端接地或者接旁路輸入信號(hào),第一Poly電阻的另一端與第二Poly電阻的一端一并接入放大器的負(fù)極輸入端,將第二Poly電阻的另一端接入放大器的輸出端,且將校準(zhǔn)電壓生成器的輸出端接入兩個(gè)Poly電阻的襯底;
校準(zhǔn)電阻:面向校準(zhǔn)電壓生成器輸入數(shù)字校準(zhǔn)信號(hào),調(diào)制校準(zhǔn)電壓生成器基于所述基準(zhǔn)電壓Vref的輸出,調(diào)整第一Poly電阻和第二Poly電阻的襯底電壓并校準(zhǔn)兩個(gè)Poly電阻的阻值。
6.根據(jù)權(quán)利要求5所述應(yīng)用于信號(hào)鏈模擬增益的校準(zhǔn)方法,其特征在于:引入校準(zhǔn)電路步驟中,采用成串普通電阻和開關(guān)陣列構(gòu)建實(shí)為數(shù)模轉(zhuǎn)換器的校準(zhǔn)電壓生成器,將普通電阻相串聯(lián)并接入基準(zhǔn)電壓Vref兩端,且相鄰兩個(gè)普通電阻之間接設(shè)有開關(guān)陣列的一個(gè)開關(guān)的一端,開關(guān)陣列的總輸出端設(shè)為校準(zhǔn)電壓生成器的輸出端。
7.根據(jù)權(quán)利要求5所述應(yīng)用于信號(hào)鏈模擬增益的校準(zhǔn)方法,其特征在于:校準(zhǔn)電阻步驟中,輸入的數(shù)字校準(zhǔn)信號(hào)對(duì)應(yīng)控制開關(guān)陣列的全部開關(guān)狀態(tài),并對(duì)基準(zhǔn)電壓Vref分壓輸出。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于思瑞浦微電子科技(蘇州)股份有限公司,未經(jīng)思瑞浦微電子科技(蘇州)股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810300265.1/1.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。
- 一種直流電壓校準(zhǔn)方法
- 一種集成電路芯片內(nèi)部參考電壓的校準(zhǔn)方法、裝置
- 用于數(shù)字控制振蕩器(DCO)的開環(huán)電壓調(diào)節(jié)和漂移補(bǔ)償
- 數(shù)據(jù)傳輸器件以及包括其的半導(dǎo)體器件和系統(tǒng)
- 母線電壓校準(zhǔn)方法和設(shè)備以及計(jì)算機(jī)可讀存儲(chǔ)介質(zhì)
- 電壓測(cè)量設(shè)備的校準(zhǔn)系統(tǒng)
- 一種傳感器失調(diào)校準(zhǔn)方法
- 基于自校準(zhǔn)的ADC采集方法、裝置、設(shè)備及存儲(chǔ)介質(zhì)
- 電壓校準(zhǔn)電路和方法
- 電池SOC校準(zhǔn)方法、裝置、系統(tǒng)、介質(zhì)及程序產(chǎn)品





