[發明專利]一種AMOLED像素驅動電路及時序控制方法有效
| 申請號: | 201810265245.5 | 申請日: | 2018-03-28 |
| 公開(公告)號: | CN110322831B | 公開(公告)日: | 2020-12-01 |
| 發明(設計)人: | 周興雨 | 申請(專利權)人: | 上海和輝光電股份有限公司 |
| 主分類號: | G09G3/3208 | 分類號: | G09G3/3208 |
| 代理公司: | 北京同達信恒知識產權代理有限公司 11291 | 代理人: | 黃志華 |
| 地址: | 201506 上海*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 amoled 像素 驅動 電路 時序 控制 方法 | ||
1.一種AMOLED像素驅動電路,其特征在于,包括第一薄膜晶體管(T1)、第二薄膜晶體管(T2)、第三薄膜晶體管(T3)、第四薄膜晶體管(T4)、第五薄膜晶體管(T5)、電容(C1)及有機發光二極管(D1);
所述第一薄膜晶體管(T1)的柵極電性連接于掃描控制信號線(Sn),第一端電性連接于數據信號線(Data),第二端電性連接于第一節點(N1);
所述第二薄膜晶體管(T2)的柵極電性連接于第二節點(N2),第一端電性連接于第一節點(N1),第二端電性連接于第三節點(N3);
所述第三薄膜晶體管(T3)的柵極電性連接于掃描控制信號線(Sn),第一端電性連接于第二節點(N2),第二端電性連接于第三節點(N3);
所述第四薄膜晶體管(T4)的柵極電性連接于發光信號線(En),第一端電性連接于電源電壓(ELVDD),第二端電性連接于第一節點(N1);
所述第五薄膜晶體管(T5)的柵極電性連接于發光信號線(En),第一端電性連接于第三節點(N3),第二端電性連接于有機發光二極管(D1)的陽極;
所述電容(C1)的第一端電性連接于第二節點(N2);第二端電性連接于電源電壓(ELVDD);
所述有機發光二極管(D1)的陽極電性連接于第五薄膜晶體管(T5)的第二端,陰極接地;
所述第二薄膜晶體管(T2)為驅動薄膜晶體管;
還包括:
設置于第一薄膜晶體管(T1)第二端與第一節點(N1)之間的第七薄膜晶體管(T7),所述第七薄膜晶體管(T7)的柵極電性連接于第二節點(N2),第一端電性連接于第一薄膜晶體管(T1)第二端,第二端電性連接于第一節點(N1);
設置于第一薄膜晶體管(T1)第二端與第三薄膜晶體管(T3)之間的第六薄膜晶體管(T6),所述第六薄膜晶體管(T6)的柵極電性連接于第二節點(N2)和電容(C1)的第一端、且與所述第二薄膜晶體管(T2)共柵極,第一端電性連接于第一薄膜晶體管(T1)第二端,第二端電性連接于第三薄膜晶體管(T3)的第二端和第三節點(N3)。
2.根據權利要求1所述的AMOLED像素驅動電路,其特征在于,所述第一薄膜晶體管(T1)、第二薄膜晶體管(T2)、第三薄膜晶體管(T3)、第四薄膜晶體管(T4)、第五薄膜晶體管(T5)、第六薄膜晶體管(T6)、第七薄膜晶體管(T7)均為低溫多晶硅薄膜晶體管、氧化物半導體薄膜晶體管、或非晶硅薄膜晶體管。
3.根據權利要求1所述的AMOLED像素驅動電路,其特征在于,所述第六薄膜晶體管(T6)與第二薄膜晶體管(T2)對稱設置,且二者的溝道寬度相同。
4.根據權利要求1所述的AMOLED像素驅動電路,其特征在于,所述掃描控制信號線(Sn)的輸入端及發光信號線(En)的輸入端均設有用于與外部時序控制器連接的連接端子。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于上海和輝光電股份有限公司,未經上海和輝光電股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810265245.5/1.html,轉載請聲明來源鉆瓜專利網。





