[發(fā)明專利]一種多通道信號(hào)處理盒在審
| 申請(qǐng)?zhí)枺?/td> | 201810260065.8 | 申請(qǐng)日: | 2018-03-27 |
| 公開(公告)號(hào): | CN108414827A | 公開(公告)日: | 2018-08-17 |
| 發(fā)明(設(shè)計(jì))人: | 孫巍;冀常鵬 | 申請(qǐng)(專利權(quán))人: | 遼寧工程技術(shù)大學(xué) |
| 主分類號(hào): | G01R19/25 | 分類號(hào): | G01R19/25 |
| 代理公司: | 南京業(yè)騰知識(shí)產(chǎn)權(quán)代理事務(wù)所(特殊普通合伙) 32321 | 代理人: | 董存壁 |
| 地址: | 125105 遼寧省*** | 國省代碼: | 遼寧;21 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 傳送裝置 信號(hào)處理裝置 多通道信號(hào) 信號(hào)處理盒 信號(hào)放大器 輸出裝置 支路通道 數(shù)據(jù)處理 多通道 可編程門陣列器件 數(shù)據(jù)信號(hào)處理器 毛刺 信號(hào)提供裝置 移位寄存器 并列設(shè)置 合理設(shè)置 數(shù)據(jù)時(shí)鐘 通用性強(qiáng) 延時(shí)裝置 依次連接 依次設(shè)置 盒體 延時(shí) 去除 電路 體內(nèi) 輸出 靈活 維護(hù) | ||
本發(fā)明公開了一種多通道信號(hào)處理盒,包括盒體、依次設(shè)置在盒體內(nèi)的信號(hào)提供裝置、多通道信號(hào)傳送裝置及數(shù)據(jù)處理輸出裝置;所述多通道信號(hào)傳送裝置包括若干并列設(shè)置的支路通道傳送裝置,所述支路通道傳送裝置包括延時(shí)裝置及信號(hào)處理裝置;所述信號(hào)處理裝置包括與數(shù)據(jù)時(shí)鐘連接的信號(hào)放大器及安裝在信號(hào)放大器輸出端的A/D轉(zhuǎn)換器;所述數(shù)據(jù)處理輸出裝置包括依次連接的可編程門陣列器件、數(shù)據(jù)信號(hào)處理器及USB接口。本發(fā)明通過設(shè)置移位寄存器的級(jí)數(shù)調(diào)節(jié)各通道的延時(shí)時(shí)間,通過器件的合理設(shè)置有效去除電路中的毛刺,且整體結(jié)構(gòu)靈活,通用性強(qiáng),易于維護(hù)和擴(kuò)展。
技術(shù)領(lǐng)域
本發(fā)明涉及電子信號(hào)處理領(lǐng)域,具體涉及一種多通道信號(hào)處理盒。
背景技術(shù)
多通道并行數(shù)字信號(hào)處理系統(tǒng)在,計(jì)算機(jī)儀器儀表、信號(hào)檢測(cè)等應(yīng)用領(lǐng)域發(fā)揮著重要的作用,但是傳統(tǒng)的多通道信號(hào)處理裝置具有一些顯著的缺點(diǎn):(1)結(jié)構(gòu)不靈活、通用性較差、不易于維護(hù)和擴(kuò)展;(2)多通道信號(hào)在傳輸過程中毛刺現(xiàn)象較嚴(yán)重,現(xiàn)有技術(shù)中毛刺現(xiàn)象處理不徹底,對(duì)信號(hào)的傳輸造成了很大的影響;(3)針對(duì)常見的電氣領(lǐng)域采用SRAM工藝的可編程門陣列器件(FPGA),但是單獨(dú)使用的FPGA在斷電后儲(chǔ)存的數(shù)據(jù)會(huì)全部消失;因此針對(duì)上述不足,需要設(shè)計(jì)和開發(fā)一種多通道信號(hào)處理盒,能夠補(bǔ)足上述各個(gè)缺點(diǎn)。
發(fā)明內(nèi)容
為了解決上述存在的問題,本發(fā)明提供一種多通道信號(hào)處理盒。
本發(fā)明是通過以下技術(shù)方案實(shí)現(xiàn):
一種多通道信號(hào)處理盒,包括盒體、依次設(shè)置在盒體內(nèi)的信號(hào)提供裝置、多通道信號(hào)傳送裝置及數(shù)據(jù)處理輸出裝置;
所述多通道信號(hào)傳送裝置包括若干并列設(shè)置的支路通道傳送裝置,所述支路通道傳送裝置包括延時(shí)裝置及信號(hào)處理裝置;所述延時(shí)裝置包括與信號(hào)提供裝置連接的移位寄存器、驅(qū)動(dòng)移位寄存器工作的高頻時(shí)鐘及安裝在移位寄存器輸出端的數(shù)據(jù)時(shí)鐘;所述信號(hào)處理裝置包括與數(shù)據(jù)時(shí)鐘連接的信號(hào)放大器及安裝在信號(hào)放大器輸出端的A/D轉(zhuǎn)換器;
所述數(shù)據(jù)處理輸出裝置包括依次連接的可編程門陣列器件、數(shù)據(jù)信號(hào)處理器及USB接口;所述可編程門陣列器件輸入端與若干支路通道傳送裝置輸出端相連。
優(yōu)選的,所述信號(hào)提供裝置與多通道信號(hào)傳送裝置之間設(shè)置一鎖存器。
優(yōu)選的,所述可編程門陣列器件與一電子抹除式可復(fù)寫只讀存儲(chǔ)器連接。
與現(xiàn)有的技術(shù)相比,本發(fā)明的有益效果是:
(1)該多通道信號(hào)處理盒主要包括信號(hào)提供裝置、多通道信號(hào)傳送裝置及數(shù)據(jù)處理輸出裝置,其中多通道信號(hào)傳送裝置中包括延時(shí)裝置及信號(hào)處理裝置,各裝置的配合使用有效提高了裝置的工作性能。
(2)延時(shí)裝置包括移位寄存器、驅(qū)動(dòng)移位寄存器工作的高頻時(shí)鐘及安裝在移位寄存器輸出端的數(shù)據(jù)時(shí)鐘,高頻時(shí)鐘用以驅(qū)動(dòng)移位寄存器,待延時(shí)信號(hào)作數(shù)據(jù)輸入,按所需延時(shí)正確設(shè)置移位寄存器的級(jí)數(shù),移位寄存器的輸出即為延時(shí)后的信號(hào),此方法產(chǎn)生的延時(shí)信號(hào)與原信號(hào)比有誤差,誤差大小由高頻時(shí)鐘的周期來決定,對(duì)于數(shù)據(jù)信號(hào)的延時(shí),在輸出端用數(shù)據(jù)時(shí)鐘對(duì)延時(shí)后信號(hào)重新采樣,就可以消除誤差。
(3)數(shù)據(jù)處理輸出裝置通過可編程門陣列器件(FPGA)及數(shù)據(jù)信號(hào)處理器(DSP)配合工作,結(jié)構(gòu)靈活,有較強(qiáng)通用性,開發(fā)周期短,易于維護(hù)和擴(kuò)展。其中可編程門陣列器件(FPGA)用于對(duì)數(shù)據(jù)進(jìn)行預(yù)處理,數(shù)據(jù)信號(hào)處理器(DSP)對(duì)數(shù)據(jù)進(jìn)行主要的處理。
(4)信號(hào)提供裝置與多通道信號(hào)傳送裝置之間設(shè)置一鎖存器,鎖存器在一定程度上可以去除電路中的毛刺,同時(shí)高頻時(shí)鐘也可進(jìn)行采樣濾波,在一定程度上去除毛刺,兩者的配合使用不僅提高效率,同時(shí)高頻時(shí)鐘為延時(shí)發(fā)揮了重要的作用。
(5)可編程門陣列器件(FPGA)與一電子抹除式可復(fù)寫只讀存儲(chǔ)器(EEPROM)連接,在斷電后能夠儲(chǔ)存數(shù)據(jù),并在短暫時(shí)間內(nèi)恢復(fù)工作。
附圖說明
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于遼寧工程技術(shù)大學(xué),未經(jīng)遼寧工程技術(shù)大學(xué)許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810260065.8/2.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。
- 信號(hào)處理裝置、信號(hào)處理方法以及信號(hào)處理程序
- 信號(hào)處理裝置、信號(hào)處理方法和信號(hào)處理程序
- 信號(hào)處理方法、信號(hào)處理裝置、以及信號(hào)處理程序
- 信號(hào)處理裝置、信號(hào)處理方法和信號(hào)處理程序
- 信號(hào)處理裝置、信號(hào)處理方法
- 信號(hào)處理裝置、信號(hào)處理方法和信號(hào)處理程序
- 信號(hào)處理裝置、信號(hào)處理方法、信號(hào)處理程序
- 信號(hào)處理裝置和信號(hào)處理方法
- 信號(hào)處理裝置、信號(hào)處理方法和信號(hào)處理程序
- 信號(hào)處理裝置、信號(hào)處理方法和信號(hào)處理程序





