[發明專利]一種超低功耗高精度交流電壓過零點檢測電路及方法在審
| 申請號: | 201810198626.6 | 申請日: | 2018-03-12 |
| 公開(公告)號: | CN108303582A | 公開(公告)日: | 2018-07-20 |
| 發明(設計)人: | 何飛 | 申請(專利權)人: | 吉林特納普節能技術有限公司 |
| 主分類號: | G01R19/175 | 分類號: | G01R19/175 |
| 代理公司: | 吉林市達利專利事務所 22102 | 代理人: | 陳傳林 |
| 地址: | 132013 吉林省*** | 國省代碼: | 吉林;22 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 過零點檢測電路 高精度交流電壓 超低功耗 功耗 存儲器尋址地址 微處理器單元 模擬鎖相環 應用范圍廣 產生單元 調理單元 檢測信號 信號采樣 抗干擾 電連接 靈活的 電路 檢測 | ||
1.一種超低功耗高精度交流電壓過零點檢測電路,其特征是,它包括:信號采樣及調理單元、模擬鎖相環單元、存儲器尋址地址產生單元、EEPROM存儲器單元和微處理器單元依次電連接。
2.根據權利要求1所述的一種超低功耗高精度交流電壓過零點檢測電路,其特征是,所述信號采樣及調理單元包括:被測交流電源Ui的輸入端與半波整形電路、浪涌保護電路、脈沖調理電路和光電耦合器隔離電路相連,所述的半波整形電路包括限流電阻R5、R6、電容C3和二極管D1、D2,二極管D1的陽極接模擬地,二極管D1的陰極與限流電阻R5的一端電連接,限流電阻R5的另一端連接被測交流電源Ui的輸入端,電容C3用于輸入電壓相位角的前移;所述的浪涌保護電路包括二極管D3和電阻R7;所述的脈沖調理電路包括電容C4、二極管D4、三極管Q1、電阻R8、上拉電阻R9和光電耦合器U1,光電耦合器U1的發射極接數字地,光電耦合器U1的集電極通過上拉電阻R9與直流電源Vcc電連接,光電耦合器U1的集電極與模擬鎖相環單元的輸入端電連接。
3.根據權利要求1所述的一種超低功耗高精度交流電壓過零點檢測電路,其特征是,所述模擬鎖相環單元包括:鎖相環集成電路CD4046B、四D觸發器集成電路CD40175B、雙四位二進制計數器集成電路CD4520B和三3輸入端與門集成電路CD4073B,所述信號采樣及調理單元的光電耦合器U1的集電極與模擬鎖相環單元的鎖相環集成電路CD4046B的輸入端VCC腳連接,電阻R1的一端與鎖相環集成電路CD4046B的VCO_IN腳連接,另一端與鎖相環集成電路CD4046B的PCO腳連接;電阻R2的一端與鎖相環集成電路CD4046B的R1_VSS腳連接,電阻R2的另一端與鎖相環集成電路CD4046B的VSS腳連接;電阻R3的一端與鎖相環集成電路CD4046B的R2_VSS腳連接,電阻R3的另一端與鎖相環集成電路CD4046B的VSS腳連接;電阻R4的一端與集成電路CD4073B的H腳連接,另一端與鎖相環集成電路CD4073B的VCC腳連接;電容C1的一端與鎖相環集成電路CD4046B的VCO_IN腳連接,電容C1的另一端與鎖相環集成電路CD4046B的VSS腳連接;電容C2的一端與鎖相環集成電路CD4046B的CIA腳連接,電容C2的另一端與鎖相環集成電路CD4046B的CIB腳連接;鎖相環集成電路CD4046B的COMP_IN腳與四D觸發器集成電路CD40175B的Q1腳與四D觸發器集成電路CD40175B的D1腳連接;四D觸發器集成電路CD40175B的CLEAR腳與四D觸發器集成電路CD40175B的VCC腳連接;四D觸發器集成電路CD40175B的CLK腳與雙四位二進制計數器集成電路CD4520B的Q4_B腳連接;三3輸入端與門集成電路CD4073B的A腳與雙四位二進制計數器集成電路CD4520B的Q3_A腳連接;三3輸入端與門集成電路CD4073B的B腳與雙四位二進制計數器集成電路CD4520B的Q2_A腳連接;三3輸入端與門集成電路CD4073B的D腳與雙四位二進制計數器集成電路CD4520B的Q1_B腳連接;三3輸入端與門集成電路CD4073B的E腳與雙四位二進制計數器集成電路CD4520B的Q3_B腳連接;三3輸入端與門集成電路CD4073B的F腳與雙四位二進制計數器集成電路CD4520B的EN_B腳與雙四位二進制計數器集成電路CD4520B的Q4_A腳連接;三3輸入端與門集成電路CD4073B的OUT_B腳與三3輸入端與門集成電路CD4073B的C腳連接;三3輸入端與門集成電路CD4073B的OUT_A腳與三3輸入端與門集成電路CD4073B的I腳連接;三3輸入端與門集成電路CD4073B的OUT_C腳與雙四位二進制計數器集成電路CD4520B的RESET_B腳與雙四位二進制計數器集成電路CD4520B的RESET_A腳連接;三3輸入端與門集成電路CD4073B的G腳與雙四位二進制計數器集成電路CD4520B的Q1_A腳連接;雙四位二進制計數器集成電路CD4520B的EN_A腳與雙四位二進制計數器集成電路CD4520B的VCC腳連接;鎖相環集成電路CD4046B的VCO_OUT腳分別與雙四位二進制計數器集成電路CD4520B的CLK_A腳、存儲器尋址地址產生單元的12位二進制串行計數器集成電路CD4040B的CLK腳連接。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于吉林特納普節能技術有限公司,未經吉林特納普節能技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810198626.6/1.html,轉載請聲明來源鉆瓜專利網。





