[發明專利]柵極驅動電路、顯示裝置以及驅動方法有效
| 申請號: | 201810177664.3 | 申請日: | 2018-03-05 |
| 公開(公告)號: | CN108447450B | 公開(公告)日: | 2021-01-29 |
| 發明(設計)人: | 祝偉鵬;張軍;張好好 | 申請(專利權)人: | 昆山龍騰光電股份有限公司 |
| 主分類號: | G09G3/36 | 分類號: | G09G3/36 |
| 代理公司: | 北京成創同維知識產權代理有限公司 11449 | 代理人: | 蔡純;張靖琳 |
| 地址: | 215301 *** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 柵極 驅動 電路 顯示裝置 以及 方法 | ||
1.一種柵極驅動電路,所述柵極驅動電路包括多個柵極驅動單元,所述柵極驅動電路通過多條時鐘線分別接收多個時鐘信號,其特征在于,每個所述柵極驅動單元包括:
多個時鐘輸入端,分別通過對應的多條所述時鐘線接收對應的多個所述時鐘信號以作為本單元的多個時序信號,不同的所述柵極驅動單元的所述時序信號部分或完全不同;
下拉控制端,通過對應的所述時鐘線接收對應的所述時鐘信號以作為本單元的下拉控制信號,所述下拉控制端連接的所述時鐘線與該所述柵極驅動單元的所述多個時鐘輸入端連接的多條所述時鐘線不相同;
低電壓輸入端,接收低電平電壓;以及
邏輯電路,與所述多個時鐘輸入端相連以接收所述多個時序信號,所述邏輯電路根據本單元的所述多個時序信號的邏輯運算結果產生本單元的柵極驅動信號;
下拉晶體管,其控制端與所述下拉控制端相連以接收所述下拉控制信號,第一通路端與所述低電壓輸入端相連以接收所述低電平電壓,第二通路端與所述邏輯電路相連接以控制本單元的所述柵極驅動信號,
其中,本單元的柵極驅動信號等于本單元的所述多個時序信號的乘積與本單元的所述下拉控制信號的反相信號之積,當本單元的所述柵極驅動信號有效時,所述下拉控制信號無效,當本單元的所述柵極驅動信號無效時,所述下拉控制信號有效。
2.根據權利要求1所述的柵極驅動電路,其特征在于,在每個所述柵極驅動單元中,所述邏輯電路包括第一至第三晶體管,
所述第一晶體管的控制端和第一通路端以及第三晶體管的控制端和第一通路端分別接收所述時序信號;
所述第一晶體管的第二通路端與所述第二晶體管的控制端相連接;
所述第三晶體管的第二通路端與所述第二晶體管的第二通路端相連接;
所述第二晶體管的第一通路端與所述柵極掃描線相連接以輸出本單元的所述柵極驅動信號。
3.一種顯示裝置,包括:
權利要求1至2任一項所述的柵極驅動電路;
顯示面板,包括成陣列排列的多個像素單元,所述多個像素單元通過多條柵極掃描線與所述柵極驅動電路相連接以接收對應的所述柵極驅動信號;
源極驅動電路,用于在所述顯示面板中的一行所述像素單元導通期間,向所述像素單元中的像素電極提供灰階電壓;
時序控制電路,用于接收圖像數據,根據所述圖像數據向所述柵極驅動電路以及源極驅動電路分別提供所述多個時鐘信號和數據信號,其特征在于,
當與同一條所述柵極掃描線相連的至少一個所述像素單元對應的所述圖像數據發生變化時,與該條所述柵極掃描線相連的所述柵極驅動單元中的所述邏輯電路根據本單元的所述多個時序信號輸出有效的所述柵極驅動信號,
當與同一條所述柵極掃描線相連的所述像素單元對應的所述圖像數據均無變化時,與該條所述柵極掃描線相連的所述柵極驅動單元中的所述邏輯電路根據本單元的所述多個時序信號輸出無效的所述柵極驅動信號。
4.根據權利要求3所述的顯示裝置,其特征在于,所述時序控制電路包括:
判斷模塊,用于將當前幀的圖像數據和所述當前幀之前的對照幀的圖像數據進行對比,并分別判斷各個所述像素單元對應的所述圖像數據是否發生變化;以及
時鐘產生模塊,用于根據所述判斷模塊的判斷結果向所述多條時鐘線分別提供所述多個時鐘信號。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于昆山龍騰光電股份有限公司,未經昆山龍騰光電股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810177664.3/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:信號處理方法及顯示裝置
- 下一篇:顯示裝置





