[發明專利]基于憶阻器的積分器運算電路在審
| 申請號: | 201810173543.1 | 申請日: | 2016-05-24 |
| 公開(公告)號: | CN108304157A | 公開(公告)日: | 2018-07-20 |
| 發明(設計)人: | 杜瑋嘉 | 申請(專利權)人: | 杜瑋嘉 |
| 主分類號: | G06F7/64 | 分類號: | G06F7/64 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 256603 山*** | 國省代碼: | 山東;37 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 二極管 憶阻器 電阻組成 運算電路 積分器 電容 文氏電橋電路 文氏橋振蕩器 對數運算 連續調節 模擬電路 振蕩頻率 正弦波 振蕩 電橋 反相 文氏 一階 加法 電路 應用 | ||
1.基于憶阻器的積分器運算電路,其特征在于:所述憶阻器由二極管(1N4148)、電容和電阻組成,二極管1N4148實現文氏電橋功能,電容和電阻組成RC震蕩電路;所述二極管D1的正極接二極管D4的正極,接憶阻器的輸入端,所述二極管D1的負極接電容C0的一端,接二極管D2的負極,所述二極管D2的正極接二極管D3的負極,接憶阻器的輸出端,所述二極管D2的負極接電容的一端,所述二極管D3的負極接二極管D2的正極,接憶阻器的輸出端,所述二極管D3的正極接二極管D4的正極,接電容C0的另一端,接地,所述二極管D4的正極接二極管D3的正極,接電容C0的另一端,接地,所述二極管D4的負極接二極管D1的正極,接憶阻器的輸入端,所述電容C0的一端接電阻R0的一端,所述電容C0的另一端接電阻R0的另一端,接地;根據二極管文氏電橋的電路得出以下關系式:
設定憶阻器兩端輸入電壓和電流分別為Vm和Im,電容C0兩端電壓為V0,其數學模型為:
其中,ρ=1/(2nVT);Is,n和VT分別表示二極管反向飽和電流、發射系數和熱電壓,由此,可以推導出憶阻器的憶導表達式為
基于憶阻器的積分器運算電路由電容、憶阻器和運算放大器(LF347BN)U3組成,所述運算放大器LF347BN(U3)的負輸入端通過憶阻器Rm3接積分器的輸入,通過電容C1接運算放大器LF347BN(U3)的輸出端,運算放大器LF347BN(U3)的正輸入端接地,運算放大器LF347BN(U3)的正電源端接VCC,負電源端接VEE,根據積分器電路結構得出以下關系式:
設積分器的輸入電壓為Ui5,憶阻器Rm3上的電流為IRm3,電容C1上的電流為Ic1,電壓為Vc1,積分器的輸出電壓為Uo3
根據運算電路“虛短”和“虛斷”原則得出:
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于杜瑋嘉,未經杜瑋嘉許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810173543.1/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:主機裝置與數據傳輸速率控制方法
- 下一篇:一種動態庫的代理方法及設備





