[發明專利]基于多個DSP處理器的視頻信號處理系統在審
| 申請號: | 201810169845.1 | 申請日: | 2018-03-01 |
| 公開(公告)號: | CN108200357A | 公開(公告)日: | 2018-06-22 |
| 發明(設計)人: | 陳霞 | 申請(專利權)人: | 成都優諾美企業管理咨詢有限公司 |
| 主分類號: | H04N5/262 | 分類號: | H04N5/262;H04N5/268;H04N7/08 |
| 代理公司: | 成都其高專利代理事務所(特殊普通合伙) 51244 | 代理人: | 賈波 |
| 地址: | 610000 四川省成都*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 視頻信號處理系統 模擬信號電路 校正電路 模擬視頻數據 數字視頻數據 數字信號電路 對視頻數據 擴展性 分離芯片 連接模擬 視頻目標 信號電路 視頻 采集 傳輸 跟蹤 | ||
1.基于多個DSP處理器的視頻信號處理系統,其特征在于:包括相互連接的DSP處理器單元和FPGA處理器,所述FPGA處理器連接有數字信號電路,所述FPGA處理器通過視頻分離芯片連接模擬信號電路,所述模擬信號電路還連接有校正電路,所述校正電路連接有A/D轉換電路,所述FPGA處理器與A/D轉換電路連接,所述DSP處理器單元連接有PC機,所述PC機與FPGA處理器連接。
2.根據權利要求1所述的基于多個DSP處理器的視頻信號處理系統,其特征在于:所述DSP處理器單元包括相互連接的第一DSP處理器、第二DSP處理器和第三DSP處理器,所述第二DSP處理器連接有FLASH存儲器,所述FLASH存儲器連接FPGA處理器。
3.根據權利要求2所述的基于多個DSP處理器的視頻信號處理系統,其特征在于:所述第三DSP處理器連接有雙口RAM,所述雙口RAM通過PCI接口芯片連接PC機。
4.根據權利要求2所述的基于多個DSP處理器的視頻信號處理系統,其特征在于:所述第一DSP處理器連接有第一SRAM,所述第二DSP處理器連接有第二SRAM,所述第三DSP處理器連接有第三SRAM。
5.根據權利要求1-4任意所述的基于多個DSP處理器的視頻信號處理系統,其特征在于:所述PCI接口芯片連接FPGA處理器。
6.根據權利要求1-4任意所述的基于多個DSP處理器的視頻信號處理系統,其特征在于:所述第一DSP處理器、第二DSP處理器和第三DSP處理器中均設置有鏈路口,所述第一DSP處理器、第二DSP處理器和第三DSP處理器之間均通過鏈路口連接。
7.根據權利要求1-4任意所述的基于多個DSP處理器的視頻信號處理系統,其特征在于:所述FPGA處理器采用EPC2LC20芯片,所述A/D轉換電路采用AD9050轉換器。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于成都優諾美企業管理咨詢有限公司,未經成都優諾美企業管理咨詢有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810169845.1/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種智能家居數字影院系統
- 下一篇:一種音視頻導播方法、系統及控制服務器





