[發明專利]能夠降低天線效應的PCB結構、設計方法和電子電路在審
| 申請號: | 201810156180.0 | 申請日: | 2018-02-24 |
| 公開(公告)號: | CN108235565A | 公開(公告)日: | 2018-06-29 |
| 發明(設計)人: | 向冬梅 | 申請(專利權)人: | 上海康斐信息技術有限公司 |
| 主分類號: | H05K1/02 | 分類號: | H05K1/02 |
| 代理公司: | 杭州千克知識產權代理有限公司 33246 | 代理人: | 周希良;吳輝輝 |
| 地址: | 200333 上海市普陀*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 零歐姆電阻 走線 電路板 單個器件 電子電路 天線效應 減小 斷開 天線 | ||
1.能夠降低天線效應的PCB結構,包括電路板和位于電路板上的第一功能模塊(1)和第二功能模塊(2),且所述的第一功能模塊(1)與第二功能模塊(2)具有相同的功能,其特征在于,所述的第二功能模塊(2)為單個器件,且該單個器件的至少一排PIN腳上設置有一組零歐姆電阻(3),使用戶在選用第二功能模塊(2)的時候能夠使走線從零歐姆電阻(3)一端斷開以減小PIN腳上多余走線的長度從而使PIN角上的走線不能形成天線,或者在選用第一功能模塊的時候能夠將零歐姆電阻(3)作為導線。
2.根據權利要求1所述的能夠降低天線效應的PCB結構,其特征在于,所述的第一功能模塊(1)由多個器件組成。
3.根據權利要求2所述的能夠降低天線效應的PCB結構,其特征在于,所述第一功能模塊(1)的所有器件均位于第二功能模塊(2)的單個器件兩排PIN腳之間。
4.根據權利要求1所述的能夠降低天線效應的PCB結構,其特征在于,所述的第一功能模塊(1)與第二功能模塊(2)均為單個器件。
5.根據權利要求1-4任意一項所述的能夠降低天線效應的PCB結構,其特征在于,所述的零歐姆電阻(3)位于第二功能模塊(2)的PIN腳與第一功能模塊(1)之間。
6.根據權利要求5所述的能夠降低天線效應的PCB結構,其特征在于,所述第一功能模塊(1)位于靠近第二功能模塊(2)其中一排PIN角處具有一組功能電阻(4),所述的零歐姆電阻(3)位于第二功能模塊(2)的另一排PIN角處,從而使兩排PIN角與第一功能模塊(1)之間分別具有一組功能電阻(4)和零歐姆電阻(3)。
7.一種基于權利要求1-6任意一項能夠降低天線效應的PCB結構設計方法,其特征在于,包括:
在第二功能模塊(2)的至少一排PIN腳上設置一組零歐姆電阻(3),當選用第一功能模塊(1)的時候,所述零歐姆電阻(3)作為導線使用,當選用第二功能模塊(2)的時候,走線從零歐姆電阻(3)一端斷開以減小PIN腳上多余走線的長度使其不能形成天線。
8.根據權利要求8所述的能夠降低天線效應的PCB結構設計方法,其特征在于,所述第一功能模塊(1)位于靠近第二功能模塊(2)其中一排PIN角處具有一組功能電阻(4),所述的零歐姆電阻(3)位于第二功能模塊(2)的另一排PIN角處,從而使兩排PIN角與第一功能模塊(1)之間分別具有一組功能電阻(4)和零歐姆電阻(3)。
9.根據權利要求8所述的能夠降低天線效應的PCB結構設計方法,其特征在于,第一功能模塊(1)與第二功能模塊(2)具有相同的功能,且在上件的時候由用戶選擇其中一個功能模塊:
A:當選用第一功能模塊(1)的時候,第一功能模塊(1)上件,第二功能模塊(2)不上件;
B:當選用第二功能模塊(2)的時候,第一功能模塊(1)的所有器件均不上件,第一功能模塊(1)上件。
10.一種包括權利要求1-7任意一項所述的能夠降低天線效應的PCB結構的電子電路。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于上海康斐信息技術有限公司,未經上海康斐信息技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810156180.0/1.html,轉載請聲明來源鉆瓜專利網。





