[發明專利]具有控制器進入低功率模式的電子設備有效
| 申請號: | 201810134333.1 | 申請日: | 2014-11-26 |
| 公開(公告)號: | CN108181983B | 公開(公告)日: | 2022-04-19 |
| 發明(設計)人: | R.E.高格;M.G.格德安;B.庫珀;B.B.阿斯特卡;S.C.達蒂斯 | 申請(專利權)人: | 英特爾公司 |
| 主分類號: | G06F1/3231 | 分類號: | G06F1/3231;G06F1/3234;G06F1/3293 |
| 代理公司: | 中國專利代理(香港)有限公司 72001 | 代理人: | 呂傳奇;申屠偉進 |
| 地址: | 美國加利*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 具有 控制器 進入 功率 模式 電子設備 | ||
1.一種嵌入式控制器芯片,具有從低功率模式喚醒其自身的接口,所述嵌入式控制器芯片包括:
第一接口,用以耦合到輸入/輸出(I/O)控制器芯片,所述第一接口用以接收將所述嵌入式控制器芯片從低功率模式喚醒的喚醒指示;
鍵盤系統控制器KSC接口,用以耦合到矩陣鍵盤,所述KSC接口用以提供將所述嵌入式控制器芯片從所述低功率模式喚醒的指示;
第二接口,用以與BIOS通信;和
第三接口,用以提供所述嵌入式控制器芯片與BIOS之間的GPIO接口,使所述嵌入式控制器芯片從低功耗模式喚醒。
2.根據權利要求1所述的嵌入式控制器芯片,包括用以耦合到所述輸入/輸出(I/O)控制器芯片的低引腳計數(LPC)接口。
3.根據權利要求1所述的嵌入式控制器芯片,其中所述BIOS將檢測對所述嵌入式控制器芯片的操作系統(OS)訪問請求。
4.根據權利要求3所述的嵌入式控制器芯片,其中所述BIOS將推遲所述OS訪問請求,直到所述第二接口啟動并且起作用為止。
5.根據權利要求1所述的嵌入式控制器芯片,其中所述KSC接口將與所述矩陣鍵盤和定點設備通信。
6.根據權利要求1所述的嵌入式控制器芯片,包括用以耦合到所述輸入/輸出(I/O)控制器芯片的系統管理中斷(SMI)接口。
7.一種用以控制功率的系統,包括:
嵌入式控制器芯片;
第一控制器芯片;
耦合到所述嵌入式控制器芯片和所述第一控制器芯片的低引腳計數(LPC)總線;和
耦合到所述嵌入式控制器芯片和所述第一控制器芯片的互連,所述互連用以提供喚醒指示,
其中所述嵌入式控制器芯片包括從低功率模式喚醒其自身的一個或多個接口,其中所述嵌入式控制器芯片包括:
第一接口,用以耦合到所述第一控制器芯片,所述第一接口用以接收將所述嵌入式控制器芯片從低功率模式喚醒的喚醒指示;
鍵盤系統控制器KSC接口,用以耦合到矩陣鍵盤,所述KSC接口用以提供將所述嵌入式控制器芯片從所述低功率模式喚醒的指示;
第二接口,用以與BIOS通信;和
第三接口,用以提供所述嵌入式控制器芯片與BIOS之間的GPIO接口,使所述嵌入式控制器芯片從低功耗模式喚醒,其中:
所述BIOS將檢測對所述嵌入式控制器芯片的操作系統(OS)訪問請求;和
所述BIOS將推遲OS訪問請求,直到所述第二接口啟動并且起作用為止。
8.一種用以控制功率的設備,所述設備包括:
低引腳計數(LPC)接口,用以耦合到控制輸入/輸出(I/O)接口的第一控制器;
第二接口,用以耦合到所述第一控制器,其中所述第二接口將接收將嵌入式控制器從低功率模式喚醒的喚醒指示,其中所述第二接口用以與BIOS通信;和
鍵盤系統控制器KSC接口,用以耦合到矩陣鍵盤,所述KSC接口用以提供將所述嵌入式控制器從所述低功率模式喚醒的指示,其中:
所述BIOS將檢測對所述設備的操作系統(OS)訪問請求;和
所述BIOS將推遲OS訪問請求,直到所述第二接口啟動并且起作用為止。
9.根據權利要求8所述的設備,其中所述KSC接口將與所述矩陣鍵盤和定點設備通信。
10.根據權利要求8所述的設備,包括用以耦合到所述第一控制器的系統管理中斷(SMI)接口。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于英特爾公司,未經英特爾公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810134333.1/1.html,轉載請聲明來源鉆瓜專利網。





