[發明專利]一種系統關機時保護數據的方法及BMC有效
| 申請號: | 201810088661.2 | 申請日: | 2018-01-30 |
| 公開(公告)號: | CN108287670B | 公開(公告)日: | 2021-07-02 |
| 發明(設計)人: | 王龍飛;羅剛 | 申請(專利權)人: | 鄭州云海信息技術有限公司 |
| 主分類號: | G06F3/06 | 分類號: | G06F3/06;G06F11/14 |
| 代理公司: | 北京集佳知識產權代理有限公司 11227 | 代理人: | 羅滿 |
| 地址: | 450018 河南省鄭州市*** | 國省代碼: | 河南;41 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 系統 機時 保護 數據 方法 bmc | ||
1.一種系統關機時保護數據的方法,應用于計算機系統中的基板管理控制器BMC,其特征在于,包括:
當檢測到所述計算機系統的關機操作時,控制所述計算機系統中的復雜可編程邏輯器件CPLD繼續通過電源對計算板進行供電,并控制所述計算機系統中的非易失性存儲器NVM進行數據寫回操作;
在接收到所述NVM發送的數據寫回完成信號后控制所述CPLD對所述計算板進行斷電操作;
該方法還包括:
當所述NVM未成功完成數據寫回操作后,在所述計算機系統下次開機時引導基本輸入輸出系統BIOS進行快速通道互聯QPI啟動,并控制所述NVM清空自身由于未成功完成數據寫回操作產生的垃圾數據;
在所述BIOS完成QPI啟動后控制所述計算機系統中的CPU訪問所述NVM的通道連通;
在所述NVM清空垃圾數據后,控制所述計算機系統中的動態隨機存取存儲器DRAM與所述NVM之間的內存信息交互,并引導所述BIOS完成剩余啟動流程,實現所述計算機系統的正常啟動。
2.如權利要求1所述的系統關機時保護數據的方法,其特征在于,在控制所述CPLD對所述計算板進行斷電操作之前,該方法還包括:
監控所述NVM的數據寫回狀態,當所述NVM成功完成數據寫回操作時將所述NVM中預設存儲位置保存的存儲值置為預設第一值;
當所述NVM未成功完成數據寫回操作時將所述預設存儲位置保存的存儲值置為預設第二值,以便于用戶根據所述存儲值確定所述NVM的數據寫回狀態。
3.如權利要求1所述的系統關機時保護數據的方法,其特征在于,所述引導基本輸入輸出系統BIOS進行快速通道互聯QPI啟動的過程具體為:
引導BIOS進行QPI慢速啟動;
在接收到所述BIOS在完成QPI慢速啟動后生成的重啟信號后引導所述BIOS進行QPI快速啟動。
4.如權利要求1所述的系統關機時保護數據的方法,其特征在于,所述控制所述計算機系統中的CPU訪問所述NVM的通道連通的過程具體為:
分別配置所述計算機系統中的第一現場可編程邏輯門陣列FPGA和掛載所述NVM的第二FPGA;
控制所述計算機系統中的CPU與第一FPGA之間的訪問通道連通,并控制所述第一FPGA與所述第二FPGA之間的訪問通道連通,以便于所述CPU依次通過所述第一FPGA和所述第二FPGA訪問所述NVM。
5.如權利要求4所述的系統關機時保護數據的方法,其特征在于,所述分別配置所述計算機系統中的第一現場可編程邏輯門陣列FPGA和掛載所述NVM的第二FPGA的過程具體為:
根據所述計算機系統中的第一FPGA和掛載所述NVM的第二FPGA兩個芯片的芯片說明相應地寫入規定數據至兩個所述芯片。
6.如權利要求4所述的系統關機時保護數據的方法,其特征在于,所述內存信息包括內存容量及內存地址。
7.如權利要求6所述的系統關機時保護數據的方法,其特征在于,所述控制所述計算機系統中的動態隨機存取存儲器DRAM與所述NVM之間的內存信息交互的過程具體為:
從所述CPU中獲取該計算機系統中DRAM的內存信息,并將所述DRAM的內存信息發送至所述第二FPGA;
從所述第二FPGA中獲取所述第二FPGA根據所述DRAM的內存信息及所述DRAM和所述NVM的拼接順序相應地確定的NVM的內存信息;
將確定的NVM的內存信息發送至所述BIOS,完成所述DRAM與所述NVM之間的內存信息的交互。
8.如權利要求7所述的系統關機時保護數據的方法,其特征在于,所述第一FPGA具體為Virtex7 2000T型FPGA,所述第二FPGA具體為Virtex7690T型FPGA。
9.一種系統關機時保護數據的BMC,其特征在于,包括:
數據保護單元,用于當檢測到計算機系統的關機操作時,控制所述計算機系統中的CPLD繼續通過電源對計算板進行供電,并控制所述計算機系統中的NVM進行數據寫回操作;
斷電單元,用于在接收到所述NVM發送的數據寫回完成信號后控制所述CPLD對所述計算板進行斷電操作;
該BMC還用于:
當所述NVM未成功完成數據寫回操作后,在所述計算機系統下次開機時引導基本輸入輸出系統BIOS進行快速通道互聯QPI啟動,并控制所述NVM清空自身由于未成功完成數據寫回操作產生的垃圾數據;
在所述BIOS完成QPI啟動后控制所述計算機系統中的CPU訪問所述NVM的通道連通;
在所述NVM清空垃圾數據后,控制所述計算機系統中的動態隨機存取存儲器DRAM與所述NVM之間的內存信息交互,并引導所述BIOS完成剩余啟動流程,實現所述計算機系統的正常啟動。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于鄭州云海信息技術有限公司,未經鄭州云海信息技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810088661.2/1.html,轉載請聲明來源鉆瓜專利網。
- 數據顯示系統、數據中繼設備、數據中繼方法、數據系統、接收設備和數據讀取方法
- 數據記錄方法、數據記錄裝置、數據記錄媒體、數據重播方法和數據重播裝置
- 數據發送方法、數據發送系統、數據發送裝置以及數據結構
- 數據顯示系統、數據中繼設備、數據中繼方法及數據系統
- 數據嵌入裝置、數據嵌入方法、數據提取裝置及數據提取方法
- 數據管理裝置、數據編輯裝置、數據閱覽裝置、數據管理方法、數據編輯方法以及數據閱覽方法
- 數據發送和數據接收設備、數據發送和數據接收方法
- 數據發送裝置、數據接收裝置、數據收發系統、數據發送方法、數據接收方法和數據收發方法
- 數據發送方法、數據再現方法、數據發送裝置及數據再現裝置
- 數據發送方法、數據再現方法、數據發送裝置及數據再現裝置





