[發明專利]運算放大器電路在審
| 申請號: | 201810076680.3 | 申請日: | 2018-01-26 |
| 公開(公告)號: | CN108964617A | 公開(公告)日: | 2018-12-07 |
| 發明(設計)人: | 盧志文;曾柏瑜;程智修;劉上逸;周志憲 | 申請(專利權)人: | 聯詠科技股份有限公司 |
| 主分類號: | H03F1/30 | 分類號: | H03F1/30;H03F1/32;H03F3/45 |
| 代理公司: | 北京市柳沈律師事務所 11105 | 代理人: | 徐協成 |
| 地址: | 中國臺灣新竹*** | 國省代碼: | 中國臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 晶體管 控制端 耦接 電流源 差分輸入級電路 運算放大器電路 第一端 負載級 電路 | ||
1.一種運算放大器電路,其特征在于,該運算放大器電路包括:
差分輸入級電路,包括:
第一電流源;
第一晶體管,具有第一端、第二端、以及控制端用以接收第一輸入信號;
第二晶體管,具有第一端、第二端、以及控制端用以接收第二輸入信號;
第三晶體管,具有第一端耦接該第一晶體管的該第二端、第二端耦接該第一電流源、以及控制端耦接該第二晶體管的該控制端;以及
第四晶體管,具有第一端耦接該第二晶體管的該第二端、第二端耦接該第一電流源、以及控制端耦接該第一晶體管的該控制端;以及
負載級電路,耦接該第一晶體管的該第一端以及該第二晶體管的該第一端,該負載級電路用以在該運算放大器電路的輸出端產生輸出信號。
2.如權利要求1所述的運算放大器電路,其中該第一晶體管的尺寸等于該第二晶體管的尺寸,該第三晶體管的尺寸等于該第四晶體管的尺寸。
3.如權利要求1所述的運算放大器電路,其中該差分輸入級電路還包括:
第一互補電流源;
第一互補晶體管,具有第一端、第二端、以及控制端用以接收該第一輸入信號;
第二互補晶體管,具有第一端、第二端、以及控制端用以接收該第二輸入信號;
第三互補晶體管,具有第一端耦接該第一互補晶體管的該第二端、第二端耦接該第一互補電流源、以及控制端耦接該第二互補晶體管的該控制端;以及
第四互補晶體管,具有第一端耦接該第二互補晶體管的該第二端、第二端耦接該第一互補電流源、以及控制端耦接該第一互補晶體管的該控制端;
其中該負載級電路耦接該第一互補晶體管的該第一端以及該第二互補晶體管的該第一端。
4.如權利要求3所述的運算放大器電路,其中該第一互補晶體管的尺寸等于該第二互補晶體管的尺寸,該第三互補晶體管的尺寸等于該第四互補晶體管的尺寸。
5.如權利要求3所述的運算放大器電路,其中該第一晶體管、該第二晶體管、該第三晶體管、及該第四晶體管是NMOS晶體管,該第一互補晶體管、該第二互補晶體管、該第三互補晶體管、及該第四互補晶體管是PMOS晶體管。
6.如權利要求1所述的運算放大器電路,其中該差分輸入級電路還包括:
第二電流源;
第五晶體管,具有第一端耦接該第一晶體管的該第一端、第二端、以及控制端用以接收第三輸入信號;
第六晶體管,具有第一端耦接該第二晶體管的該第一端、第二端、以及控制端用以接收第四輸入信號;
第七晶體管,具有第一端耦接該第五晶體管的該第二端、第二端耦接該第二電流源、以及控制端耦接該第六晶體管的該控制端;以及
第八晶體管,具有第一端耦接該第六晶體管的該第二端、第二端耦接該第二電流源、以及控制端耦接該第五晶體管的該控制端。
7.如權利要求6所述的運算放大器電路,其中該運算放大器電路的該輸出端耦接該第二晶體管的該控制端以及該第六晶體管的該控制端。
8.如權利要求7所述的運算放大器電路,其中該輸出信號是該第一輸入信號與該第三輸入信號的內插結果。
9.如權利要求6所述的運算放大器電路,其中該第五晶體管的尺寸等于該第六晶體管的尺寸,該第七晶體管的尺寸等于該第八晶體管的尺寸。
10.如權利要求1所述的運算放大器電路,其中該運算放大器電路的該輸出端耦接輸出級電路,該輸出級電路用以提供單端電壓信號以驅動顯示面板。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于聯詠科技股份有限公司,未經聯詠科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810076680.3/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種電容檢測信號處理電路降低噪聲方法
- 下一篇:一種運算放大器校準方法





