[發明專利]智能變電站合并單元絕對延時的測試裝置在審
| 申請號: | 201810046769.5 | 申請日: | 2018-01-18 |
| 公開(公告)號: | CN108318846A | 公開(公告)日: | 2018-07-24 |
| 發明(設計)人: | 余恩;李亦龍;徐開;鄒成伍;黃恒孜;朱海衛 | 申請(專利權)人: | 國網浙江省電力有限公司電力科學研究院;國家電網公司 |
| 主分類號: | G01R35/02 | 分類號: | G01R35/02 |
| 代理公司: | 浙江翔隆專利事務所(普通合伙) 33206 | 代理人: | 張建青 |
| 地址: | 310014 浙江*** | 國省代碼: | 浙江;33 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 合并單元 現場可編程邏輯門陣列 以太網PHY芯片 絕對延時 延時 智能變電站 測試裝置 單向通信 人機接口 雙向通信 同步模塊 光網口 電子式互感器 網絡硬件設備 傳輸網絡 技術支持 輸出報文 誤差校驗 非同步 交換機 延遲 測試 統一 | ||
1.智能變電站合并單元絕對延時的測試裝置,包括光網口、以太網PHY 芯片、現場可編程邏輯門陣列FPGA、同步模塊和人機接口;
所述的光網口與以太網PHY芯片單向通信,以太網PHY芯片與現場可編程邏輯門陣列FPGA單向通信,現場可編程邏輯門陣列FPGA與同步模塊雙向通信,現場可編程邏輯門陣列FPGA與人機接口雙向通信。
2.根據權利要求1所述的智能變電站合并單元絕對延時的測試裝置,其特征在于,所述的光網口接收合并單元輸出的基于IEC61850-9-2LE協議的光信號,并將該光信號轉換為電信號輸出給以太網PHY芯片。
3.根據權利要求2所述的智能變電站合并單元絕對延時的測試裝置,其特征在于,所述的以太網PHY芯片接收光網口輸出的基于IEC61850-9-2LE協議的電信號,通過MII接口協議將基于EIC61850-9-2LE協議的數字報文送給現場可編程邏輯門陣列FPGA。
4.根據權利要求3所述的智能變電站合并單元絕對延時的測試裝置,其特征在于,所述的現場可編程邏輯門陣列FPGA向同步模塊輸出同步信號或者接收同步模塊輸入的同步信號,接收來自以太網PHY芯片的IEC61850-9-2LE的數字報文,根據同步信號對來自以太網PHY芯片的IEC61850-9-2LE數字報文標記時間戳,將標有時間戳的IEC61850-9-2LE數字報文送到人機接口。
5.根據權利要求1-4任一項所述的智能變電站合并單元絕對延時的測試裝置,其特征在于,所述的人機接口即工控機,采用適用于便攜式設備的Linux嵌入式操作系統,具有人機交互功能。
6.根據權利要求5所述的智能變電站合并單元絕對延時的測試裝置,其特征在于,人機接口通過網絡接口與現場可編程邏輯門陣列FPGA連接,用于接收來自現場可編程邏輯門陣列FPGA的IEC61850-9-2LE數字報文,顯示IEC61850-9-2LE數字報文的絕對延時時間。
7.根據權利要求1-4任一項所述的智能變電站合并單元絕對延時的測試裝置,其特征在于,所述同步模塊的外部連接合并單元向其發送PPS或B碼形式的光同步信號。
8.根據權利要求1-4任一項所述的智能變電站合并單元絕對延時的測試裝置,其特征在于,所述同步模塊的外部連接同步時鐘接收其發來的PPS或B碼形式的光同步信號。
9.根據權利要求1-4任一項所述的智能變電站合并單元絕對延時的測試裝置,其特征在于,所述同步模塊的內部與現場可編程邏輯門陣列FPGA連接,將接收到的光同步信號轉化為電同步信號送到現場可編程邏輯門陣列FPGA。
10.根據權利要求1-4任一項所述的智能變電站合并單元絕對延時的測試裝置,其特征在于,所述同步模塊的內部與現場可編程邏輯門陣列FPGA連接,接收現場可編程邏輯門陣列FPGA發來的電同步信號轉化為光同步信號輸出到合并單元。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于國網浙江省電力有限公司電力科學研究院;國家電網公司,未經國網浙江省電力有限公司電力科學研究院;國家電網公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810046769.5/1.html,轉載請聲明來源鉆瓜專利網。





