[發(fā)明專利]數(shù)據(jù)保護方法、存儲器控制電路單元與存儲器存儲裝置有效
| 申請?zhí)枺?/td> | 201810011370.3 | 申請日: | 2018-01-05 |
| 公開(公告)號: | CN110008145B | 公開(公告)日: | 2022-10-21 |
| 發(fā)明(設計)人: | 葉志剛 | 申請(專利權(quán))人: | 群聯(lián)電子股份有限公司 |
| 主分類號: | G06F13/16 | 分類號: | G06F13/16;G06F11/10 |
| 代理公司: | 北京同立鈞成知識產(chǎn)權(quán)代理有限公司 11205 | 代理人: | 馬雯雯;臧建明 |
| 地址: | 中國臺灣*** | 國省代碼: | 臺灣;71 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 數(shù)據(jù) 保護 方法 存儲器 控制電路 單元 存儲 裝置 | ||
1.一種數(shù)據(jù)保護方法,用于可復寫式非易失性存儲器模塊,所述可復寫式非易失性存儲器模塊包括多個超實體單元,所述數(shù)據(jù)保護方法包括:
將第一數(shù)據(jù)寫入至所述多個超實體單元之中的第一超實體單元;
根據(jù)所述第一數(shù)據(jù)產(chǎn)生第一暫時奇偶校驗碼組;
將第二數(shù)據(jù)寫入至所述多個超實體單元之中的第二超實體單元;
將所述第二數(shù)據(jù)和所述第一暫時奇偶校驗碼組執(zhí)行邏輯運算以產(chǎn)生第二暫時奇偶校驗碼組;
將所述第一超實體單元和所述第二超實體單元關(guān)聯(lián)為第一實體單元陣列;
將所述第二暫時奇偶校驗碼組作為所述第一實體單元陣列的第一奇偶校驗碼組;以及
當所述第一超實體單元的所有數(shù)據(jù)皆為無效數(shù)據(jù)時,將所述第一奇偶校驗碼組與存儲在所述第一超實體單元中的所述第一數(shù)據(jù)執(zhí)行所述邏輯運算以產(chǎn)生更新奇偶校驗碼組。
2.根據(jù)權(quán)利要求1所述的數(shù)據(jù)保護方法,還包括:
將所述更新奇偶校驗碼組作為所述第一實體單元陣列的所述第一奇偶校驗碼組。
3.根據(jù)權(quán)利要求2所述的數(shù)據(jù)保護方法,還包括:
在所述第一實體單元陣列的第一超實體單元的所有數(shù)據(jù)皆為無效數(shù)據(jù)之前,將第三數(shù)據(jù)寫入所述多個超實體單元的第三超實體單元;以及
將所述第三數(shù)據(jù)和所述第二暫時奇偶校驗碼組執(zhí)行所述邏輯運算以產(chǎn)生第三暫時奇偶校驗碼組。
4.根據(jù)權(quán)利要求1所述的數(shù)據(jù)保護方法,其中所述第一超實體單元包括多個實體抹除單元,所述第一超實體單元的實體抹除單元分別地包括多個實體程序化單元,且所述第一超實體單元的每一實體抹除單元屬于不同的存儲器平面。
5.根據(jù)權(quán)利要求2所述的數(shù)據(jù)保護方法,還包括:
將所述第一實體單元陣列的超實體單元和另一實體單元陣列的超實體單元合并為新實體單元陣列;
將所述第一實體單元陣列的第一奇偶校驗碼組和所述另一實體單元陣列的另一奇偶校驗碼組執(zhí)行所述邏輯運算所獲得的值作為對應所述新實體單元陣列的新奇偶校驗碼組。
6.根據(jù)權(quán)利要求5所述的數(shù)據(jù)保護方法,其中關(guān)聯(lián)至所述第一實體單元陣列的超實體單元的數(shù)目不大于預先定義門檻值,關(guān)聯(lián)至所述另一實體單元陣列的超實體單元的數(shù)目不大于所述預先定義門檻值,并且關(guān)聯(lián)至所述新實體單元陣列的超實體單元的數(shù)目不大于所述預先定義門檻值。
7.根據(jù)權(quán)利要求1所述的數(shù)據(jù)保護方法,其中所述邏輯運算為XOR運算。
8.一種存儲器控制電路單元,用于控制可復寫式非易失性存儲器模塊,所述存儲器控制電路單元包括:
主機接口,用以電性連接至主機系統(tǒng);
存儲器接口,用以電性連接至所述可復寫式非易失性存儲器模塊,其中所述可復寫式非易失性存儲器模塊包括多個超實體單元;以及
存儲器管理電路,電性連接至所述主機接口與所述存儲器接口,
其中所述存儲器管理電路用以將第一數(shù)據(jù)寫入至所述多個超實體單元之中的第一超實體單元中;
其中所述存儲器管理電路用以根據(jù)所述第一數(shù)據(jù)產(chǎn)生第一暫時奇偶校驗碼組;
其中所述存儲器管理電路用以將第二數(shù)據(jù)寫入至所述多個超實體單元之中的第二超實體單元中;
其中所述存儲器管理電路用以將所述第二數(shù)據(jù)和所述第一暫時奇偶校驗碼組執(zhí)行邏輯運算以產(chǎn)生第二暫時奇偶校驗碼組;
其中所述存儲器管理電路用以將所述第一超實體單元和所述第二超實體單元關(guān)聯(lián)為第一實體單元陣列;
其中所述存儲器管理電路用以將所述第二暫時奇偶校驗碼組作為所述第一實體單元陣列的第一奇偶校驗碼組;以及
當所述第一超實體單元的所有數(shù)據(jù)皆為無效數(shù)據(jù)時,所述存儲器管理電路用以將所述第一奇偶校驗碼組與存儲在所述第一超實體單元中的所述第一數(shù)據(jù)執(zhí)行所述邏輯運算以產(chǎn)生更新奇偶校驗碼組。
9.根據(jù)權(quán)利要求8所述的存儲器控制電路單元,其中,
所述存儲器管理電路用以將所述更新奇偶校驗碼組作為所述第一實體單元陣列的所述第一奇偶校驗碼組。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于群聯(lián)電子股份有限公司,未經(jīng)群聯(lián)電子股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810011370.3/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 數(shù)據(jù)顯示系統(tǒng)、數(shù)據(jù)中繼設備、數(shù)據(jù)中繼方法、數(shù)據(jù)系統(tǒng)、接收設備和數(shù)據(jù)讀取方法
- 數(shù)據(jù)記錄方法、數(shù)據(jù)記錄裝置、數(shù)據(jù)記錄媒體、數(shù)據(jù)重播方法和數(shù)據(jù)重播裝置
- 數(shù)據(jù)發(fā)送方法、數(shù)據(jù)發(fā)送系統(tǒng)、數(shù)據(jù)發(fā)送裝置以及數(shù)據(jù)結(jié)構(gòu)
- 數(shù)據(jù)顯示系統(tǒng)、數(shù)據(jù)中繼設備、數(shù)據(jù)中繼方法及數(shù)據(jù)系統(tǒng)
- 數(shù)據(jù)嵌入裝置、數(shù)據(jù)嵌入方法、數(shù)據(jù)提取裝置及數(shù)據(jù)提取方法
- 數(shù)據(jù)管理裝置、數(shù)據(jù)編輯裝置、數(shù)據(jù)閱覽裝置、數(shù)據(jù)管理方法、數(shù)據(jù)編輯方法以及數(shù)據(jù)閱覽方法
- 數(shù)據(jù)發(fā)送和數(shù)據(jù)接收設備、數(shù)據(jù)發(fā)送和數(shù)據(jù)接收方法
- 數(shù)據(jù)發(fā)送裝置、數(shù)據(jù)接收裝置、數(shù)據(jù)收發(fā)系統(tǒng)、數(shù)據(jù)發(fā)送方法、數(shù)據(jù)接收方法和數(shù)據(jù)收發(fā)方法
- 數(shù)據(jù)發(fā)送方法、數(shù)據(jù)再現(xiàn)方法、數(shù)據(jù)發(fā)送裝置及數(shù)據(jù)再現(xiàn)裝置
- 數(shù)據(jù)發(fā)送方法、數(shù)據(jù)再現(xiàn)方法、數(shù)據(jù)發(fā)送裝置及數(shù)據(jù)再現(xiàn)裝置





