[發(fā)明專利]用于具有雙共同數(shù)據(jù)I/O線的存儲器裝置的設(shè)備及方法在審
| 申請?zhí)枺?/td> | 201780082245.5 | 申請日: | 2017-12-15 |
| 公開(公告)號: | CN110168645A | 公開(公告)日: | 2019-08-23 |
| 發(fā)明(設(shè)計(jì))人: | 齊藤俊一;菅野紀(jì)雄;石讓淳司;越澤敦夫 | 申請(專利權(quán))人: | 美光科技公司 |
| 主分類號: | G11C11/4093 | 分類號: | G11C11/4093;G11C11/4074;G11C11/4076;G11C11/408;G11C11/4091;G11C11/4096;G11C11/4097 |
| 代理公司: | 北京律盟知識產(chǎn)權(quán)代理有限責(zé)任公司 11287 | 代理人: | 王龍 |
| 地址: | 美國愛*** | 國省代碼: | 美國;US |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 位線 耦合到 存儲器單元 半導(dǎo)體裝置 存儲器裝置 第二存儲器 數(shù)據(jù)I/O線 | ||
呈現(xiàn)用于利用雙I/O線對的半導(dǎo)體裝置的設(shè)備。所述設(shè)備包含耦合到第一局域I/O線對的第一I/O線對。可提供耦合到第二局域I/O線對的第二I/O線對。所述設(shè)備可進(jìn)一步包含包含至少第一存儲器單元及第二存儲器單元的第一位線,且可提供包含至少第三存儲器單元及第四存儲器單元的第二位線。所述第一局域I/O線對可耦合到所述第一位線及所述第二位線中的至少一者,且所述第二局域I/O線對耦合到所述第一位線及所述第二位線中的至少一者。
背景技術(shù)
動態(tài)隨機(jī)存取存儲器(DRAM)的操作頻率已經(jīng)隨每一世代增大,且在READ(讀取)命令或WRITE(寫入)命令的存儲器存取操作期間同時(shí)存取的數(shù)據(jù)也已經(jīng)隨操作頻率相應(yīng)增大。在讀取操作期間,為實(shí)現(xiàn)“n”倍的數(shù)據(jù)速率,通常在從DRAM陣列(例如,預(yù)提取)到先進(jìn)先出(FIFO)多路復(fù)用器(mux)的“n”個(gè)位中存取讀取數(shù)據(jù),其接著在一個(gè)列循環(huán)中經(jīng)歷并列轉(zhuǎn)串行轉(zhuǎn)換。由存儲器單元陣列提供的位數(shù)量稱為預(yù)提取大小。因此,在此實(shí)例中,預(yù)提取大小為“n”。
在常規(guī)裝置中,為實(shí)現(xiàn)16倍的數(shù)據(jù)速率,一個(gè)選項(xiàng)是使用16n的預(yù)提取大小。然而,此對應(yīng)于16個(gè)數(shù)據(jù)字的突發(fā)長度,其與利用常規(guī)64位數(shù)據(jù)總線的64個(gè)字節(jié)的典型高速緩沖存取線大小不相容。或者,為在針對8n的預(yù)提取大小利用常規(guī)電路結(jié)構(gòu)時(shí)實(shí)現(xiàn)與16n的預(yù)提取大小相同的數(shù)據(jù)速率,必須將列循環(huán)的周期減半(例如,使核心速度加倍),此可向電路復(fù)雜度及時(shí)序提出挑戰(zhàn)。
發(fā)明內(nèi)容
根據(jù)一個(gè)實(shí)施例,一種設(shè)備包含:第一主I/O線對,其包括第一主I/O線及第二主I/O線;第二主I/O線對,其包括第三主I/O線及第四主I/O線;第一局域I/O線對,其包括經(jīng)耦合到所述第一主I/O線的第一局域I/O線及耦合到所述第二主I/O線的第二局域I/O線;第二局域I/O線對,其包括經(jīng)耦合到所述第三主I/O線的第三局域I/O線及耦合到所述第四主I/O線的第四局域I/O線;及第一位線,其經(jīng)通信耦合到至少第一存儲器單元及第二存儲器單元;及第二位線,其經(jīng)通信耦合到至少一第三存儲器單元及第四存儲器單元;其中所述第一局域I/O線對經(jīng)耦合到所述第一位線及所述第二位線中的至少一者,且其中所述第二局域I/O線對經(jīng)耦合到所述第一位線及所述第二位線中的至少一者。
根據(jù)另一實(shí)施例,一種設(shè)備包含:一或多個(gè)存儲器單元陣列,其包括多個(gè)存儲器單元,每一存儲器單元陣列包括多個(gè)字線及位線,其中所述字線中的每一者及所述位線中的每一者經(jīng)耦合到所述至少一個(gè)存儲器單元;至少一個(gè)感測放大器,其經(jīng)耦合到每一位線的所述至少一個(gè)存儲器單元;第一共同數(shù)據(jù)I/O線對,其包括經(jīng)耦合到第一局域I/O線對的第一I/O線對,其中所述第一局域I/O線對經(jīng)由第一感測放大器耦合到第一位線;第二共同數(shù)據(jù)I/O線對,其包括經(jīng)耦合到第二局域I/O線對的第二I/O線對,其中所述第二局域I/O線對耦合到經(jīng)由所述第一感測放大器的所述第一位線或經(jīng)由第二感測放大器的第二位線中的至少一者。
根據(jù)進(jìn)一步實(shí)施例,一種設(shè)備包含:第一位線,其包含至少第一存儲器單元及第二存儲器單元及第一列地址;及第二位線,其包含至少第三存儲器單元及第四存儲器單元及第二列地址;第一感測放大器,其經(jīng)耦合到所述第一位線且與所述第一存儲器單元及所述第二存儲器單元通信;第二感測放大器,其經(jīng)耦合到所述第二位線且與所述第三存儲器單元及所述第四存儲器單元通信;第一共同數(shù)據(jù)I/O線對,其包括經(jīng)耦合到第一局域I/O線對的第一I/O線對;第一傳送門,其耦合在所述第一感測放大器與所述第一局域I/O線對之間且經(jīng)配置以將所述第一局域I/O線對選擇性地耦合到所述第一感測放大器;第二共同數(shù)據(jù)I/O線對,其包括經(jīng)耦合到第二局域I/O線對的第二I/O線對;第二傳送門,其耦合在所述第二感測放大器與所述第二局域I/O線對之間且經(jīng)配置以將所述第二局域I/O線對選擇性地耦合到所述第二感測放大器;至少一個(gè)第一列解碼器,其經(jīng)配置以至少部分基于所述第一行地址或所述第二行地址激活所述第一傳送門。
附圖說明
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于美光科技公司,未經(jīng)美光科技公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201780082245.5/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 用于器件間通信的多通道接口
- 經(jīng)由下一代光纖-同軸電纜混合網(wǎng)絡(luò)的無源光網(wǎng)絡(luò)電纜數(shù)據(jù)業(yè)務(wù)接口規(guī)范上游代理架構(gòu)
- 用于進(jìn)行無色加合的方法和設(shè)備
- 具有可重新配置的端部-執(zhí)行器組件的機(jī)器人系統(tǒng)
- 用于功率應(yīng)用和射頻應(yīng)用的工程化襯底結(jié)構(gòu)
- 具有經(jīng)擴(kuò)展的電壓范圍的電流傳感器
- 用于檢測信號損失的多路復(fù)用積分放大器
- 電流感測電路和電子電路
- 具有新特定接口幾何形狀的電磁換能器
- 具有反饋偏置控制的米勒鉗位驅(qū)動器





