[發明專利]基于計數器的SYSREF實施方案在審
| 申請號: | 201780065746.2 | 申請日: | 2017-12-29 |
| 公開(公告)號: | CN109863696A | 公開(公告)日: | 2019-06-07 |
| 發明(設計)人: | S·杜桑德;V·彭塔科塔;M·B·韋弗;W·布賴特;J·胡 | 申請(專利權)人: | 德州儀器公司 |
| 主分類號: | H03L7/08 | 分類號: | H03L7/08;G06F1/12 |
| 代理公司: | 北京律盟知識產權代理有限責任公司 11287 | 代理人: | 林斯凱 |
| 地址: | 美國德*** | 國省代碼: | 美國;US |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 裝置時鐘 計數器 輸入觸發器 配置 時鐘樹 脈沖 鎖存 耦合到 成對 時鐘輸入端子 數據輸入端子 脈沖輸出 輸出時鐘 鎖相環路 分頻 關聯 檢測 | ||
一種系統(100)(和相關聯方法)包含輸入觸發器(120)、計數器(130),和時鐘樹(110)。所述輸入觸發器(120)包含被配置成耦合到裝置時鐘(90)或由鎖相環路產生的時鐘的時鐘輸入端子,和被配置成耦合到第一參考信號(95)的數據輸入端子。所述輸入觸發器(120)被配置成使用所述裝置時鐘(90)鎖存所述參考信號(95)以產生經鎖存參考信號。所述計數器(130)被配置成對在檢測到所述經鎖存參考信號后起始的所述裝置時鐘(90)的脈沖進行計數且針對所述裝置時鐘(95)的每L個脈沖輸出包括一脈沖的第二參考信號(132)。所述時鐘樹(110)被配置成對所述裝置時鐘(95)進行下分頻以產生第一輸出時鐘。所述時鐘樹被配置成通過所述第二參考信號(132)的脈沖而同步。
背景技術
許多芯片使用不同頻率的多個時鐘操作。常常,芯片可含有級聯時鐘分頻器。即,主時鐘經下分頻以產生較低時鐘頻率下的時鐘,且將所述較低頻率下的時鐘提供到第二時鐘分頻器以甚至進一步對所述時鐘進行下分頻。以此方式,可產生各個頻率下的多個時鐘信號且在芯片內部使用。
在一些實施方案中,已知為SYSREF的低頻信號用于在芯片內部跨越時鐘分頻器使所有產生時鐘同步。SYSREF用于確保依據相位使各個時鐘頻率同步。可使用輸入時鐘通過觸發器鎖存SYSREF且經鎖存SYSREF接著用于使各個時鐘分頻器同步。對于包含級聯時鐘分頻器的系統,其中一個時鐘分頻器將時鐘輸入提供到另一時鐘分頻器,多于一個SYSREF脈沖可用于使所有時鐘分頻器同步。經鎖存SYSREF脈沖在所有不同時鐘存在于芯片中的情況下可為周期性的。通常,這通過使用SYSREF脈沖周期實現,所述SYSREF脈沖周期為所有不同時鐘周期的最小公倍數(LCM)或所述LCM的整數倍。為了相對于所有時鐘使SYSREF脈沖保持周期性,需要在具有足夠的經設定且保持的容限的情況下相對于輸入時鐘鎖存SYSREF脈沖。一旦在第一觸發器處適當地鎖存SYSREF,由于SYSREF與所有其它時鐘之間的延遲可匹配,因此在芯片內部使經鎖存SYSREF相對于所有其它時鐘保持周期性會簡單得多。由于裝置輸入時鐘頻率被設定為越來越高的頻率,因此在鎖存SYSREF的觸發器處在程序、電壓,和溫度(PVT)的變化中保證適當的經設定且保持的容限可變得困難。另外,如果出于某一原因,SYSREF和對芯片的裝置時鐘輸入非同步,那么無法相對于裝置時鐘保證經鎖存SYSREF脈沖的周期性。
發明內容
在一實施例中,一種系統包含輸入觸發器、計數器、第一等級時鐘分頻器,和第二等級時鐘分頻器。所述輸入觸發器包含被配置成耦合到裝置時鐘的時鐘輸入端子和被配置成耦合到第一參考信號的數據輸入端子。所述輸入觸發器被配置成使用裝置時鐘鎖存所述參考信號以產生經鎖存參考信號。所述計數器耦合到所述輸入觸發器且被配置成對在檢測到所述經鎖存參考信號后起始的所述裝置時鐘的脈沖進行計數且針對所述裝置時鐘的每L個脈沖輸出包括一脈沖的第二參考信號。所述第一等級時鐘分頻器耦合到裝置時鐘且被配置成對裝置時鐘進行下分頻以產生第一經分頻時鐘。所述第二等級時鐘分頻器耦合到所述第一等級時鐘分頻器且被配置成對所述第一經分頻時鐘進行下分頻以產生第二經分頻時鐘。第一等級時鐘分頻器與第二等級時鐘分頻器中的每一個包含被配置成從所述計數器接收所述第二參考信號脈沖的參考信號輸入。所述第二參考信號脈沖使第一等級時鐘分頻器與第二等級時鐘分頻器同步。
在又一實施例中,一種系統包含輸入觸發器、計數器,和時鐘樹。所述輸入觸發器包含被配置成耦合到裝置時鐘的時鐘輸入端子和被配置成耦合到第一參考信號的數據輸入端子。所述輸入觸發器被配置成使用裝置時鐘鎖存所述參考信號以產生經鎖存參考信號。所述計數器被配置成對在檢測到所述經鎖存參考信號后起始的裝置時鐘的脈沖進行計數且針對裝置時鐘的每L個脈沖輸出包括一脈沖的第二參考信號。所述時鐘樹被配置成對所述裝置時鐘進行下分頻以產生第一輸出時鐘。所述時鐘樹被配置成通過所述第二參考信號的脈沖而同步。
在另一實施例中,一種方法包括鎖存參考信號的脈沖。所述方法進一步包含使用所述經鎖存脈沖觸發計數器以對裝置時鐘的脈沖進行計數且對于裝置時鐘的每L個脈沖從所述計數器輸出一脈沖。所述方法還包含通過時鐘分頻器對裝置時鐘進行下分頻且使用來自所述計數器的輸出脈沖的一脈沖使所述時鐘分頻器同步。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于德州儀器公司,未經德州儀器公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201780065746.2/2.html,轉載請聲明來源鉆瓜專利網。





