[發明專利]電平移位器在審
| 申請號: | 201780046587.1 | 申請日: | 2017-07-26 |
| 公開(公告)號: | CN109478889A | 公開(公告)日: | 2019-03-15 |
| 發明(設計)人: | 張志清;B·沃克;容志帆;J·菲爾波特;J·鄧肯 | 申請(專利權)人: | 高通股份有限公司 |
| 主分類號: | H03K19/0185 | 分類號: | H03K19/0185 |
| 代理公司: | 北京市金杜律師事務所 11256 | 代理人: | 王茂華;郭星 |
| 地址: | 美國加利*** | 國省代碼: | 美國;US |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 電壓電平 電路路徑 電平移位 輸出信號 耦合到 脈沖 配置 電平移位電路 電平移位器 方法和裝置 脈沖發生器 并聯連接 低功率 抗噪聲 短路 | ||
1.一種電平移位電路,包括:
輸入節點,用于接收范圍在第一電壓電平與第二電壓電平之間的輸入信號;
第一電路路徑,被耦合到所述輸入節點,并且被配置為對所述輸入信號進行電平移位以生成范圍在第三電壓電平與第四電壓電平之間的輸出信號;
脈沖發生器,被耦合到所述輸入節點,并且被配置為基于所述輸入信號在所述第一電壓電平與所述第二電壓電平之間的轉變來生成脈沖;以及
第二電路路徑,與所述第一電路路徑并聯連接,并且被配置為基于所生成的脈沖臨時使所述第一電路路徑短路。
2.根據權利要求1所述的電平移位電路,其中所述第二電路路徑包括第一晶體管,所述第一晶體管具有:
柵極,被耦合到所述脈沖發生器的輸出,并且被配置為接收所生成的脈沖;
漏極,被耦合到所述第一電路路徑的第一端子;以及
源極,被耦合到所述第一電路路徑的第二端子。
3.根據權利要求2所述的電平移位電路,其中所述第一電路路徑包括:被耦合到所述第一電路路徑的所述第二端子的限流電路;以及第二晶體管,具有被耦合到所述輸入節點的柵極、被耦合到所述第一電路路徑的所述第一端子的漏極和被耦合到所述限流電路的源極。
4.根據權利要求3所述的電平移位電路,其中所述限流電路包括被耦合在所述第一電路路徑的所述第二端子與所述第二晶體管的所述源極之間的電阻器。
5.根據權利要求3所述的電平移位電路,其中所述限流電路包括被耦合在所述第一電路路徑的所述第二端子與所述第二晶體管的所述源極之間的電流宿。
6.根據權利要求3所述的電平移位電路,其中所述第一電路路徑的所述第二端子被耦合到具有所述第二電壓電平的電壓軌。
7.根據權利要求1所述的電平移位電路,還包括第一晶體管、第二晶體管和第三晶體管,其中:
所述第一晶體管的源極和所述第二晶體管的源極被耦合到具有所述第三電壓電平的第一電壓軌;
所述第一晶體管的漏極被耦合到所述第一晶體管的柵極、所述第一電路路徑的第一端子和所述第二晶體管的柵極;
所述第二晶體管的漏極被耦合到用于輸出所述電平移位電路的所述輸出信號的輸出節點;
所述輸出節點被耦合到所述第三晶體管的漏極;以及
所述第三晶體管的源極被耦合到具有所述第四電壓電平的第二電壓軌。
8.根據權利要求1所述的電平移位電路,其中所述第二電路路徑被配置為基于所生成的脈沖臨時使所述第一電路路徑短路,以與沒有所述第二電路路徑的另一電平移位電路的穩定時間相比減少所述輸出信號的穩定時間。
9.根據權利要求1所述的電平移位電路,其中:
所述脈沖發生器被耦合到具有所述第一電壓電平的第一電壓軌和具有所述第二電壓電平的第二電壓軌;以及
所生成的脈沖范圍在所述第一電壓電平與所述第二電壓電平之間。
10.根據權利要求1所述的電平移位電路,其中所述第二電路路徑包括第一差分晶體管對,所述第一差分晶體管對具有:
多個柵極,被耦合到所述脈沖發生器的差分輸出,其中所述多個柵極中的至少一個柵極被配置為接收所生成的脈沖;
多個漏極,被耦合到所述第一電路路徑的差分端子;以及
多個源極,被耦合到所述第一電路路徑的端子。
11.根據權利要求10所述的電平移位電路,其中所述第一電路路徑包括:被耦合到所述第一電路路徑的端子的限流電路;以及第二差分晶體管對,具有被耦合到所述輸入節點的多個柵極、被耦合到所述第一電路路徑的差分端子的多個漏極和被耦合到所述限流電路的多個源極。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于高通股份有限公司,未經高通股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201780046587.1/1.html,轉載請聲明來源鉆瓜專利網。





