[發(fā)明專利]用于在存儲器裝置鏡像命令/地址或解譯命令/地址邏輯的技術(shù)在審
| 申請?zhí)枺?/td> | 201780015404.X | 申請日: | 2017-01-16 |
| 公開(公告)號: | CN108780421A | 公開(公告)日: | 2018-11-09 |
| 發(fā)明(設(shè)計)人: | G.弗吉斯;K.S.拜因斯;B.納爾 | 申請(專利權(quán))人: | 英特爾公司 |
| 主分類號: | G06F12/02 | 分類號: | G06F12/02 |
| 代理公司: | 中國專利代理(香港)有限公司 72001 | 代理人: | 姜冰;楊美靈 |
| 地址: | 美國加利*** | 國省代碼: | 美國;US |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 存儲器裝置 地址邏輯 解譯 地址信號 雙列直插式存儲器模塊 接收命令 接引 電路 | ||
1.一種設(shè)備,包括:
雙列直插式存儲器模塊(DIMM)的第一側(cè)上的存儲器裝置的電路,所述電路包括邏輯,所述邏輯的至少一部分包括硬件,所述邏輯用于:
接收指示到所述目標(biāo)存儲器裝置的第一命令/地址的命令/地址信號;
基于所述存儲器裝置的短接引腳來確定要鏡像所述命令/地址信號中指示的所述第一命令/地址;以及
將所述第一命令/地址鏡像到所述存儲器裝置,使得所述命令/地址信號中指示的所述第一命令/地址是到所述DIMM的第二側(cè)上的存儲器裝置的第二命令/地址的鏡像。
2.如權(quán)利要求1所述的設(shè)備,用于將所述第一命令/地址鏡像到所述目標(biāo)存儲器裝置的所述邏輯包括用于將到所述目標(biāo)存儲器裝置的相應(yīng)偶數(shù)編號的命令/地址與到所述目標(biāo)存儲器裝置的相應(yīng)下一更高奇數(shù)編號的命令/地址進(jìn)行交換的邏輯。
3.如權(quán)利要求1所述的設(shè)備,用于基于所述短接引腳來確定所述命令/地址信號中指示的所述第一命令/地址是所述第二命令/地址的所述鏡像的所述邏輯包括用于確定所述短接引腳被連接到所述目標(biāo)存儲器裝置的功率引腳的邏輯。
4.如權(quán)利要求3所述的設(shè)備,所述功率引腳包括輸出存儲漏極功率電壓(VDDQ)引腳。
5.如權(quán)利要求1所述的設(shè)備,所述DIMM包括注冊的DIMM(RDIMM)、低功率DIMM(LPDIMM)、負(fù)載減少的DIMM(LRDIMM)、全緩沖的DIMM(FB-DIMM)、未緩沖的DIMM(UDIMM)或小外形DIMM(SODIMM)。
6.如權(quán)利要求1所述的設(shè)備,包括所述存儲器裝置,所述存儲器裝置將包括非易失性存儲器或易失性存儲器,其中所述易失性存儲器包括動態(tài)隨機存取存儲器(DRAM)并且所述非易失性存儲器包括三維交叉點存儲器、使用硫族化物相變材料的存儲器、多閾值級NAND閃速存儲器、NOR閃速存儲器、單級或多級相變存儲器(PCM)、電阻存儲器、奧式存儲器、納米線存儲器、鐵電晶體管隨機存取存儲器(FeTRAM)、結(jié)合憶阻器技術(shù)的磁阻隨機存取存儲器(MRAM)存儲器,或自旋轉(zhuǎn)移矩MRAM(STT-MRAM)。
7.一種方法,包括:
由雙列直插式存儲器模塊(DIMM)的第一側(cè)上的目標(biāo)存儲器裝置處的電路來接收指示到所述目標(biāo)存儲器裝置的第一命令/地址的命令/地址信號;
基于所述目標(biāo)存儲器裝置的短接引腳來確定要鏡像所述命令/地址信號中指示的所述第一命令/地址;以及
將所述第一命令/地址鏡像到所述目標(biāo)存儲器裝置,使得所述命令/地址信號中指示的所述第一命令/地址是到所述DIMM的第二側(cè)上的非目標(biāo)存儲器裝置的第二命令/地址的鏡像。
8.如權(quán)利要求7所述的方法,將所述第一命令/地址鏡像到所述目標(biāo)存儲器裝置包括將到所述目標(biāo)存儲器裝置的相應(yīng)偶數(shù)編號的命令/地址與到所述目標(biāo)存儲器裝置的相應(yīng)下一更高奇數(shù)編號的命令/地址進(jìn)行交換。
9.如權(quán)利要求7所述的方法,基于所述短接引腳來確定所述命令/地址信號中指示的所述第一命令/地址是所述第二命令/地址的所述鏡像包括所述短接引腳被連接到所述目標(biāo)存儲器裝置的功率引腳。
10.如權(quán)利要求9所述的方法,所述功率引腳包括輸出存儲漏極功率電壓(VDDQ)引腳。
11.一種設(shè)備,包括用于執(zhí)行權(quán)利要求7至10中任一項的所述方法的部件。
12.一種設(shè)備,包括:
雙列直插式存儲器模塊(DIMM)的第一側(cè)上的存儲器裝置的電路,所述電路包括邏輯,所述邏輯的至少一部分包括硬件,所述邏輯用于:
接收命令/地址信號;
基于所述存儲器裝置的短接引腳來確定由所述命令/地址信號指示的命令/地址邏輯是否已被反轉(zhuǎn);以及
基于所述確定來解譯由所述命令/地址信號指示的所述命令/地址邏輯。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于英特爾公司,未經(jīng)英特爾公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201780015404.X/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





