[實用新型]一種基于多個諧波疊加輸出的電能質量標準源有效
| 申請號: | 201721566144.9 | 申請日: | 2017-11-22 |
| 公開(公告)號: | CN207623502U | 公開(公告)日: | 2018-07-17 |
| 發明(設計)人: | 張澤強;羅邦云;夏永平;顏曉東;張耀;陳瑞;程飛;楊志;趙帥;閆學實 | 申請(專利權)人: | 國網新疆電力有限公司哈密供電公司;國家電網公司 |
| 主分類號: | G01R35/00 | 分類號: | G01R35/00 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 839000 新疆*** | 國省代碼: | 新疆;65 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 現場可編程門陣列FPGA 數字信號處理器 隨機存儲器RAM 諧波 電能質量標準 本實用新型 功率放大器 模數轉化 輸出端 輸出 疊加 以太網網絡通信 存儲數字信號 數學運算結果 網絡通訊接口 工作效率 用戶操作 標準源 單通道 以太網 外部 處理器 轉化 | ||
本實用新型涉及一種基于多個諧波疊加輸出的電能質量標準源,包括外部以太網網絡通信接口、數字信號處理器ARM、隨機存儲器RAM、現場可編程門陣列FPGA、模數轉化部分DA及功率放大器部分PA,外部PC通過以太網網絡通訊接口與數字信號處理器ARM連接,數字信號處理器ARM運行于Linux操作系統,隨機存儲器RAM用于存儲數字信號處理器ARM的數學運算結果,同時隨機存儲器RAM與現場可編程門陣列FPGA連接,現場可編程門陣列FPGA輸出端與模數轉化部分DA連接,數轉化部分DA輸出端與功率放大器部分PA連接。本實用新型設計的標準源支持單通道輸出不同頻次的諧波,方便用戶操作,大大提高工作人員的工作效率。
技術領域
本實用新型涉及電能質量監測終端的檢測技術領域,特別涉及一種基于多個諧波疊加輸出的電能質量標準源。
背景技術
隨著電力系統的發展和科學技術的進步,沖擊性負荷、非線性負荷和基于計算機系統的控制設備和電子裝置的大量投入運行導致了電網系統出現了諸如波形畸變、電壓閃變等較為嚴重的電能質量問題。
電能質量問題一直是電力系統關注的核心問題,電能質量問題的出現引起了國內外電力系統相關部門和專家的重視,使得電能質量監測技術有了進一步的發展,市場上出現了諸多廠家電能質量監測終端并很快得到了推廣應用。電能質量監測終端是一種能夠對電網中的電能質量問題進行記錄和分析的專用測量工具,可以捕捉故障現場的諧波、電壓、閃變、功率、不平衡等電能質量參數并分析電能質量問題,為智能電網提供電能質量方面的評估和決策。
隨著智能電網相關技術的發展,電能質量監測終端的性能和功能進一步完善,現場的電能質量問題愈加復雜,尤其是多次疊加諧波(間諧波)問題,因此有必要研究一種基于多個諧波(間諧波)同時疊加輸出的電能質量標準源來解決多次疊加諧波(間諧波)問題來滿足電能質量監測終端的測試要求。
實用新型內容
本實用新型的目的在于提供一種具有警示和保護功能的井蓋,以解決上述技術問題,為實現上述目的本實用新型采用以下技術方案:
一種基于多個諧波疊加輸出的電能質量標準源,包括外部以太網網絡通信接口、數字信號處理器ARM、隨機存儲器RAM、現場可編程門陣列FPGA、模數轉化部分DA及功率放大器部分PA,外部PC通過以太網網絡通訊接口與數字信號處理器ARM連接,數字信號處理器ARM運行于Linux操作系統,隨機存儲器RAM用于存儲數字信號處理器ARM的數學運算結果,同時隨機存儲器RAM與現場可編程門陣列FPGA連接,現場可編程門陣列FPGA輸出端與模數轉化部分DA連接,數轉化部分DA輸出端與功率放大器部分PA連接。
在上述技術方案基礎上,所述數字信號處理器ARM用于與外部PC上位機進行通信,接收下傳數據和進行數字信號處理,隨機存儲器RAM用于與數字信號處理器ARM和現場可編程門陣列FPGA通信,現場可編程門陣列FPGA對數字信號進一步處理并與數字信號處理器ARM實時通訊,模數轉化部分DA用于電路的模數轉換,DA采用18位DA芯片,功率放大器部分PA用于將弱模擬信號放大進行放大處理。
在上述技術方案基礎上,所述標準源內置處理器電路,電路中芯片D1的VDDA端口分別經電容C12和C28接芯片D1的GNDA端口,電容C12的一端接地,電容C12的兩一端接地,電容C28同時接芯片D1的三個GND端口和XTALPPHY端口,芯片D1的PG0端口經電阻R114接二極管DS4,二極管DS4接地,芯片D1的PA0-PA5端口分別接電阻R40、電阻R37、電阻R42、電阻R35、電阻R41及電阻R39,芯片D1的ERBIAS端口經電阻R34接地,芯片D1的另外三個GND端口、WAKE端口同時接地,芯片D1的MDIO端口經電阻R20接3.3V電源。
在上述技術方案基礎上,所述芯片D1采用LMS6911型處理芯片。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于國網新疆電力有限公司哈密供電公司;國家電網公司,未經國網新疆電力有限公司哈密供電公司;國家電網公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201721566144.9/2.html,轉載請聲明來源鉆瓜專利網。





