[實用新型]一種用于勵磁裝置的雙整流橋并聯自主均流控制器有效
| 申請號: | 201721259542.6 | 申請日: | 2017-09-28 |
| 公開(公告)號: | CN207166371U | 公開(公告)日: | 2018-03-30 |
| 發明(設計)人: | 周長勇;劉軍;陳潮 | 申請(專利權)人: | 北京前鋒科技有限公司 |
| 主分類號: | H02M7/08 | 分類號: | H02M7/08;H02M1/06 |
| 代理公司: | 北京國林貿知識產權代理有限公司11001 | 代理人: | 李桂玲,杜國慶 |
| 地址: | 101400 *** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 用于 裝置 整流 并聯 自主 控制器 | ||
技術領域
本實用新型涉及一種用于勵磁裝置的雙整流橋并聯自主均流控制器。
背景技術
隨著同步電機容量越來越大,勵磁電流也越來越大。傳統的單整流橋勵磁裝置已經無法滿足要求,因此需要多整流橋并聯的勵磁裝置。而對于大多數自備電廠和小型水電廠要求雙套整流橋并聯運行,由于并聯運行時可控硅導通壓降及線路阻抗不同,導致整流橋并聯運行時各可控硅導通電流不同,因此,需要均流裝置使各可控硅導通電流趨近相同。
發明內容
本實用新型的目的在于提供一種用于勵磁裝置的雙整流橋并聯自主均流控制器,通過電流互感器采集雙套整流橋中各相電流,并根據電流的大小,自動延時電流較大的可控硅的觸發信號,從而使電流變小,直至雙整流橋中各并聯的可控硅通態平均電流大小相等。
為了實現上述目的,本實用新型的技術方案是:一種用于勵磁裝置的雙整流橋并聯自主均流控制器,包括兩路勵磁電流輸出控制器,每一路勵磁電流輸出控制器含有脈沖串形成模塊,脈沖串形成模塊接收勵磁調節產生的方波信號后輸出觸發脈沖串,每一路觸發脈沖串連接至相應的可控硅觸發模塊觸發可控硅產生并聯的兩路勵磁電流,其中,所述勵磁調節產生的方波信號與每一路脈沖串形成模塊之間設置有一個方波接收及延時模塊,所述每一路勵磁電流輸出控制器還包括電流比較模塊、PI調節及延時信號產生模塊,電流比較模塊輸出連接所述PI調節及延時信號產生模塊,PI調節及延時信號產生模塊產生的延時信號連接所述方波接收及延時模塊,每一路所述電流比較模塊是將本路勵磁電流信號與兩路勵磁電流信號平均值進行比較的電流比較模塊,所述方波接收及延時模塊將接收的方波信號與延時信號比較后輸出一個均流方波信號至本路的脈沖串形成模塊。
方案進一步是:所述每一路勵磁電流信號來自一個全橋整流電路的輸出端,全橋整流電路的輸入端連接一個電流互感器,電流互感器設置在兩路勵磁電流的每一路勵磁電流線路上。
方案進一步是:兩路所述全橋整流電路的輸出端之間連接兩個阻值相等的電阻,所述兩路勵磁電流信號平均值來自兩個阻值相等的電阻中間接點。
方案進一步是:所述脈沖串形成模塊是555定時器電路。
本實用新型的有益效果是:根據雙路可控整流橋中各橋臂可控硅通態平均電流的大小自動調節可控硅觸發時間,從而使各個可控硅通態平均電流趨于相等,避免了并聯的可控硅同時導通時一個電流很大一個電流很小,使每個可控硅均工作在最佳狀態。并且具有電路簡單可靠,成本低等特點。
下面結合附圖和實施例對本實用新型作一詳細描述。
附圖說明
圖1為本實用新型電路結構框圖示意圖;
圖2為本實用新型實邏輯電路示意圖;
圖3為本實用新型一路觸發脈沖串產生工作波形示意圖。
具體實施方式
一種用于勵磁裝置的雙整流橋并聯自主均流控制器,如圖1所示,包括兩路勵磁電流輸出控制器,每一路勵磁電流輸出控制器含有脈沖串形成模塊1,脈沖串形成模塊接收勵磁調節產生的方波信號2后輸出觸發脈沖串,每一路觸發脈沖串連接至相應的可控硅觸發模塊3觸發可控硅產生并聯的兩路勵磁電流,其中,所述勵磁調節產生的方波信號與每一路脈沖串形成模塊1之間設置有一個方波接收及延時模塊4,所述每一路勵磁電流輸出控制器還包括電流比較模塊5、PI調節及延時信號產生模塊6,電流比較模塊輸出連接所述PI調節及延時信號產生模塊,PI調節及延時信號產生模塊產生的延時信號連接所述方波接收及延時模塊,每一路所述電流比較模塊是將本路勵磁電流信號7與兩路勵磁電流信號平均值8進行比較的電流比較模塊,所述方波接收及延時模塊將接收的方波信號與延時信號比較后輸出一個均流方波信號至本路的脈沖串形成模塊。
如圖1所示:所述每一路勵磁電流信號來自一個全橋整流電路9的輸出端,全橋整流電路的輸入端連接一個電流互感器10,電流互感器設置在兩路勵磁電流的每一路勵磁電流線路上。
如圖1所示:兩路所述全橋整流電路的輸出端之間連接兩個阻值相等的電阻R,所述兩路勵磁電流信號平均值來自兩個阻值相等的電阻中間接點。
實施例中:所述脈沖串形成模塊是555定時器電路。
圖2示意了本實施例邏輯電路示意圖,其中的運算放大器U1及其圍繞器設置的電阻組成了所述的電流比較模塊5,運算放大器U2及其圍繞器設置的電阻、電容組成了所述PI調節及延時信號產生模塊6,U3是方波接收及延時模塊4,U4是脈沖串形成模塊1,U5是方波信號2的整形運算放大器電路。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于北京前鋒科技有限公司,未經北京前鋒科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201721259542.6/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:低損耗的恒流恒壓電路
- 下一篇:一種具有降噪性能的壓電陶瓷驅動片





