[實用新型]應用于數字芯片IO口的上電復位牽制電路有效
| 申請號: | 201721236298.1 | 申請日: | 2017-09-26 |
| 公開(公告)號: | CN207148682U | 公開(公告)日: | 2018-03-27 |
| 發明(設計)人: | 黃朝 | 申請(專利權)人: | 深圳硅山技術有限公司 |
| 主分類號: | G05F1/625 | 分類號: | G05F1/625 |
| 代理公司: | 廣東廣和律師事務所44298 | 代理人: | 王少強 |
| 地址: | 518000 廣東省深圳市寶安區新*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 應用于 數字 芯片 io 復位 牽制 電路 | ||
1.應用于數字芯片IO口的上電復位牽制電路,其特征在于:包括R-R分壓電路、R-C充電電路以及比較電路;所述R-R分壓電路包括串聯連接的第一電阻R1和第二電阻R2;所述R-C充電電路包括串聯連接的第三電阻R3和第一電容C1;所述比較電路包括比較器以及與該比較器的輸出端連接的二極管電路,二極管電路與數字芯片的對應IO口相連,且各二極管電路中至少設置有一個二極管;所述比較器的一輸入口與第一電阻R1和第二電阻R2的連接線相連接,且比較器的另一輸入口與第三電阻R3和第一電容C1的連接線相連接;所述第二電阻R2與第一電容C1的輸出端同時接公共地。
2.如權利要求1所述的應用于數字芯片IO口的上電復位牽制電路,其特征在于:所述數字芯片的IO口與各對應二極管電路中的二極管正極相連接;比較器的輸出端與各對應二極管電路中的二極管負極相連接。
3.如權利要求2所述的應用于數字芯片IO口的上電復位牽制電路,其特征在于:所述二極管電路的數量為兩條。
4.如權利要求1或3所述的應用于數字芯片IO口的上電復位牽制電路,其特征在于:所述各二極管電路中的二極管數量為一個。
5.如權利要求1所述的應用于數字芯片IO口的上電復位牽制電路,其特征在于:所述各二極管電路的二極管與數字芯片的IO口之間還連接有邏輯控制引線。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳硅山技術有限公司,未經深圳硅山技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201721236298.1/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種防爆試驗箱
- 下一篇:一種后活塞總成夾緊工裝及間隙自調機構檢測裝置





