[實用新型]FPGA配置電路有效
| 申請號: | 201720943792.5 | 申請日: | 2017-07-31 |
| 公開(公告)號: | CN207051881U | 公開(公告)日: | 2018-02-27 |
| 發明(設計)人: | 胡運輝;董叱風 | 申請(專利權)人: | 廣東中云海科技有限公司 |
| 主分類號: | G06F9/445 | 分類號: | G06F9/445;G06F13/40 |
| 代理公司: | 東莞科強知識產權代理事務所(普通合伙)44450 | 代理人: | 肖冬 |
| 地址: | 523808 廣東省東莞市松山湖*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | fpga 配置 電路 | ||
1.一種FPGA配置電路,其特征在于:其包括處理芯片,其型號為EP3SE50F780C3,處理芯片連接有JTAG接口和AS接口,AS接口連接有FLASH存儲器,處理芯片連接有模式切換開關,通過模式切換開關實現兩種模式的無縫切換,處理芯片設有一組切換管腳分別為:MSEL0管腳、MSEL1管腳和MSEL2管腳;MSEL0管腳、MSEL1管腳、MSEL2管腳分別通過電阻R185、電阻R186、電阻R187連接電源VCC,且該三個管腳和撥碼開關S11連接,通過撥碼開關S11實現MSEL0管腳、MSEL1管腳、MSEL2管腳的通斷開關,撥碼開關S11控制MSEL0管腳、MSEL1管腳、MSEL2管腳的電平高低,實現模式切換控制JTAG接口和AS接口通斷。
2.根據權利要求1所述的FPGA配置電路,其特征在于:所述JTAG接口設有TCK管腳,該TCK管腳與處理芯片的時鐘管腳電連接;JTAG接口設有TDO管腳和TDI管腳,TDO管腳、TDI管腳分別與處理芯片的數據輸出接口和數據輸入接口連接;JTAG接口設有TMS管腳,TMS管腳與處理芯片的測試模式接口連接;且TCK管腳通過電阻R192接地;TMS管腳通過電阻R193與電源VCC連接,TDI管腳通過電阻R194與電源VCC連接。
3.根據權利要求2所述的FPGA配置電路,其特征在于:所述AS接口的DCLK管腳分別與處理芯片的DCLK接口以及FLASH存儲器的DCLK接口連接,AS接口的CONF DONE管腳與處理芯片的CONF DONE接口連接,處理芯片的CONF DONE接口通過電阻R189與電源VCC連接,AS接口的nCONFIG管腳與處理芯片的nCONFIG接口連接,處理芯片的nCONFIG接口通過電阻R190與電源VCC連接,AS接口的DATA管腳通過電阻R195與FLASH存儲器的DATA接口連接,AS接口的ASDIO管腳分別與處理芯片的ASDIO接口、FLASH存儲器的ASDIO接口連接,AS接口的nCE管腳分別與處理芯片的nCE接口、FLASH存儲器的nCE接口連接;AS接口的nCS管腳分別與處理芯片的nCS接口、FLASH存儲器的nCS接口連接。
4.根據權利要求3所述的FPGA配置電路,其特征在于:所述FPGA配置電路還包括電源電路和降壓電路,所述電源電路啊包括與市電連接的變壓器T2,變壓器T2通過整流電路連接有穩壓芯片, 穩壓芯片對外輸出5V電源;其中,整流電路為全橋電路,全橋電路的兩個交流輸入端分別與變壓器T2的副線圈兩端連接,全橋電路的直流輸入端與所述副線圈的中間抽頭連接,全橋電路的直流輸出端通過電解電容C98與所述中間抽頭連接;中間抽頭通過反接穩壓二極管VD1接地;穩壓芯片型號為LM7805;所述降壓電路包括降壓芯片,降壓芯片的輸入端與5V電源連接,降壓芯片的輸出端輸出3V電源,5V電源通過電解電容C517接地,3V電源通過電解電容C516接地。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于廣東中云海科技有限公司,未經廣東中云海科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201720943792.5/1.html,轉載請聲明來源鉆瓜專利網。





