[實用新型]一種基于FPGA的SDH到E1接口的傳輸設備有效
| 申請號: | 201720690937.5 | 申請日: | 2017-06-14 |
| 公開(公告)號: | CN207166503U | 公開(公告)日: | 2018-03-30 |
| 發明(設計)人: | 郭虎;鐘麗;竇祥峰;王岳 | 申請(專利權)人: | 北京炎黃國芯科技有限公司 |
| 主分類號: | H04J3/16 | 分類號: | H04J3/16 |
| 代理公司: | 北京市中聞律師事務所11388 | 代理人: | 蔣玉 |
| 地址: | 100089 北京市海淀區永*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 基于 fpga sdh e1 接口 傳輸 設備 | ||
技術領域
本實用新型涉及有線通信技術領域,特別涉及一種基于FPGA的SDH到E1接口的傳輸設備。
背景技術
SDH光傳輸設備,是一種將復接、線路傳輸及交換功能融為一體、并由統一網管系統操作的綜合信息傳送網絡,SDH光傳輸設備可實現網絡有效管理、實時業務監控、動態網絡維護、不同廠商設備間的互通等多項功能,能大大提高網絡資源利用率、降低管理及維護費用、實現靈活可靠和高效的網絡運行與維護,因此是當今世界信息領域在傳輸技術方面的發展和應用的熱點,受到人們的廣泛重視,使其在廣域網領域和專用網領域得到了巨大的發展,電信、聯通、廣電等電信運營商都已經大規模建設了基于SDH的骨干光傳輸網絡,利用大容量的SDH環路承載IP業務、ATM業務或直接以租用電路的方式出租給企業、事業單位,而一些大型的專用網絡也采用了SDH技術,架設系統內部的SDH光環路,以承載各種業務,比如電力系統,就利用SDH環路承載內部的數據、遠控、視頻、語音等業務。
而目前市場上的SDH155光接口到E1接口轉換需要耗費較多的FPGA資源,而且同步控制時序不夠精確,特別在系統處理E1接口數量非常大時,不僅同步分時復用耗費FPGA的內部邏輯資源較多,而且時序控制復雜。
實用新型內容
本實用新型要解決的技術問題是克服現有技術的缺陷,提供一種基于FPGA的SDH到E1接口的傳輸設備,可以極大節省了FPGA的邏輯資源,而且可以單芯片實現多路E1的復用,提高了線路傳輸質量與效率。
為了解決上述技術問題,本實用新型提供了如下的技術方案:
本實用新型一種基于FPGA的SDH到E1接口的傳輸設備,包括本體,所述本體的一側設置有時鐘接口,所述時鐘接口的一側設置有電源接口,所述電源接口的一側設置有E1接口,所述E1接口的一側設置有解幀器,所述解幀器的頂部設置有成幀器,所述解幀器的一側設置有設置有多路映射器,所述多路映射器的一側設置有負載交叉控制器,所述負載交叉控制器的頂部設置有支步數字交叉電路,所述負載交叉控制器的一側設置有同步時鐘模塊,所述同步時鐘模塊的一側設置有電線接口。
與現有技術相比,本實用新型的有益效果如下:
本實用新型為了最大程度達到SDH的同步需求與E1接口的時序要求,在多路E1匯聚到SDH時,可以同步分時復用以容納更多的E1接口,提高系統設計性能,設計由E1接口、解幀器、成幀器、多路映射器、支路數字交叉電路、負載交叉控制器、同步時鐘模塊、電信接口組成,解幀器和成幀器負責傳輸所必須的幀與復幀的數據開銷,同步時鐘模塊提供時鐘數據,與幀同步信號,因而本設計極大的節省了FPGA的邏輯資源,而且可以單芯片實現多路E1的復用,提高了線路傳輸質量與效率。
附圖說明
附圖用來提供對本實用新型的進一步理解,并且構成說明書的一部分,與本實用新型的實施例一起用于解釋本實用新型,并不構成對本實用新型的限制。在附圖中:
圖1是本實用新型的整體結構示意圖;
圖2是本實用新型的內部結構示意圖;
圖3是本實用新型的模塊圖;
圖中:1、本體;2、電信接口;3、同步時鐘模塊;4、負載交叉控制器;5、支路數字交叉電路;6、多路映射器;7、E1接口;8、解幀器;9、成幀器;
10、電源接口;11、時鐘接口。
具體實施方式
以下結合附圖對本實用新型的優選實施例進行說明,應當理解,此處所描述的優選實施例僅用于說明和解釋本實用新型,并不用于限定本實用新型。
實施例1
如圖1-3所示,本實用新型提供一種基于FPGA的SDH到E1接口的傳輸設備,包括本體1,本體1的一側設置有時鐘接口11,時鐘接口11的一側設置有電源接口10,電源接口10的一側設置有E1接口7,E1接口7的一側設置有解幀器8,解幀器8的頂部設置有成幀器9,解幀器8的一側設置有設置有多路映射器6,多路映射器6的一側設置有負載交叉控制器4,負載交叉控制器4的頂部設置有支步數字交叉電路5,負載交叉控制器4的一側設置有同步時鐘模塊3,同步時鐘模塊3的一側設置有電線接口2。
具體的,本設計可以應用在FPGA平臺上,使用者可以以IP形式調用并靈活修改設計,設置在E1接口7一側的解幀器8和成幀器9,與E1接口7的多路映射器6相連,然后交由SDH的支步數字交叉電路5與負載交叉控制器4完成SDH的同步傳輸。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于北京炎黃國芯科技有限公司,未經北京炎黃國芯科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201720690937.5/2.html,轉載請聲明來源鉆瓜專利網。





