[實用新型]一種采集脈沖上升時間的裝置有效
| 申請號: | 201720378152.4 | 申請日: | 2017-04-12 |
| 公開(公告)號: | CN206649085U | 公開(公告)日: | 2017-11-17 |
| 發明(設計)人: | 王麗娜;楊緒森;程鈴 | 申請(專利權)人: | 南京信息工程大學 |
| 主分類號: | G01R29/02 | 分類號: | G01R29/02 |
| 代理公司: | 南京縱橫知識產權代理有限公司32224 | 代理人: | 張麗,董建林 |
| 地址: | 210044 江*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 采集 脈沖 上升時間 裝置 | ||
技術領域
本實用新型涉及一種采集脈沖上升時間的裝置,屬于電子信息技術領域。
背景技術
在電子系統中,脈沖信號是最常見的信號之一。脈沖信號重要的指標之一就是上升時間,上升時間是衡量信號發生器等儀器性能指標之一,同時在很多領域,上升時間包含了很多重要的信息,特別是在高頻電子系統中,脈沖信號的上升時間更是重要的參數。所以準確測量脈沖的上升時間是很有必要的。脈沖的上升時間是指脈沖從幅度的10%處上升到幅度的90%處所需的時間。
實用新型內容
本實用新型為了解決現有技術中存在的上述缺陷和不足,提供了一種采集脈沖上升時間的裝置,精度高、成本較低。
為解決上述技術問題,本實用新型提供一種采集脈沖上升時間的裝置,包括高速緩沖電路、自動增益控制電路、10%滯回比較器、90%滯回比較器和復雜可編程邏輯器CPLD,所述高速緩沖電路的輸入端接脈沖信號、輸出端接自動增益控制電路輸入端,所述自動增益控制電路分別與10%滯回比較器和90%滯回比較器相連,10%滯回比較器和90%滯回比較器的輸入端均與復雜可編程邏輯器CPLD相連;
其中,所述高速緩沖電路包括放大器芯片THS3001和電源輸入排針J1,電源輸入排針J1上J1.1和J1.2為-5V電源引腳,J1.3和J1.4為GND引腳,J1.5和J1.6為+5V電源引腳;放大器芯片THS3001腳1、腳5和腳8懸空;腳2余輸入接口P2之間串聯電阻R4,電阻R4與輸入接口P2之間接入一與地串聯的電阻R3;腳3與地之間串聯一電阻R2;腳4和地之間并聯電容C5和CD2、和電源引腳J1.5、J1.6之間串聯一電感L2;腳6與腳2之間串聯一反饋電阻R5、與輸出端口P3之間串聯一電阻R6;腳7與地之間并聯電容C4和CD1、和電源引腳J1.1、J1.2之間串聯一電感L1。
進一步,所述自動增益控制電路包括增益放大器VCA810、雙運算放大器TL082、高速比較器AD8561和高速放大器OPA690;
增益放大器VCA810的腳1與輸入端口SMB直接相連、與地之間串聯一電阻R2;腳2與地直接相連;腳3與地之間串聯一電容C1、與雙運算放大器TL082的腳7之間串聯一電阻R5;腳4懸空;腳5與高速放大器OPA690的腳3之間串聯一電阻R10;腳6接+5V電源;腳7接-5V電源;腳8與地之間串聯一電阻R9;
雙運算放大器TL082的腳1與腳6之間串聯一反饋電阻R3;腳2與腳1之間相連;腳3分別與分壓電阻R1和R4相連;腳4接-5V電源;腳5與高速比較器AD8561的腳2之間串聯一電阻R7和一個二極管D1、與地之間并聯三個電容C6、C7和C8、與地之間串聯三個電阻R81、R82和R83;腳6與腳7之間串聯一電阻R6;腳7與增益放大器VCA810的腳3之間串聯一電阻R5、與腳6之間串聯一電阻R6;腳8接+5V電源;
高速比較器AD8561的腳1懸空;腳2與二極管D1的正極相連;腳3與腳4相連;腳4與地之間串聯一電感L7;腳5接-5V電源;腳6與地之間串聯一電容C3、與地之間串聯電阻R13和可變電阻R15;腳7和高速放大器OPA690的腳3之間串聯一電阻R11;腳8接+5V電源;
高速放大器OPA690的腳1懸空;腳2與腳6之間串聯一個電阻R12;腳3與增益放大器VCA810的腳5之間串聯一電阻R10;腳4接-5V電源;腳5懸空;腳6與信號輸出端口SMB之間串聯一電阻R14;腳7接+5V電源;腳8懸空。
進一步,10%滯回比較器和90%滯回比較器的滯回比較電路包括高速比較芯片TLV3501,其中,高速比較芯片TLV3501的腳1懸空;腳2與信號輸入端口P5和J3.1直接相連、與地之間串聯一電阻R1;腳3與參考電壓引腳J3.2之間串聯一電阻R3,參考電壓引腳J3.2與地之間串聯一電阻R2;腳4接地;腳5懸空;腳6與腳3之間串聯一個電阻R4、直接與信號輸出端口J6和J4相連;腳7與+5V電源接口J2.1相連、與地之間并聯兩個電容C1和C2;腳8接地。
進一步,還包括殼體,所述高速緩沖電路、自動增益控制電路、10%滯回比較器、90%滯回比較器和復雜可編程邏輯器CPLD固定在所述殼體內。
進一步,所述殼體的側壁上設有BNC通用接口、前壁上設有數碼管顯示屏。
進一步,所述殼體的后壁上設有一固定座,所述固定座表面設有一T字形凸起,所述殼體的后壁上設有一T字形凹槽,固定座和殼體通過T字形凸起和T字形凹槽卡接固定在一起。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于南京信息工程大學,未經南京信息工程大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201720378152.4/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種IMD控制面板的電飯鍋
- 下一篇:蒸籠





