[實用新型]電壓接口電路有效
| 申請號: | 201720229368.4 | 申請日: | 2017-03-09 |
| 公開(公告)號: | CN206619128U | 公開(公告)日: | 2017-11-07 |
| 發明(設計)人: | 賴偉 | 申請(專利權)人: | 深圳怡化電腦股份有限公司;深圳市怡化時代科技有限公司;深圳市怡化金融智能研究院 |
| 主分類號: | G06F13/38 | 分類號: | G06F13/38;H03K19/0175 |
| 代理公司: | 深圳中一專利商標事務所44237 | 代理人: | 陽開亮 |
| 地址: | 518000 廣東省深圳市南山*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 電壓 接口 電路 | ||
1.電壓接口電路,連接在第一設備與第二設備之間,用于使所述第一設備與所述第二設備之間進行通信,其特征在于:所述電壓接口電路包括至少一個電壓接口模塊,所述電壓接口模塊包括第一電壓單元、接口單元以及第二電壓單元;
所述第一電壓單元的第一端與所述第一設備連接,所述第一電壓單元的第二端接收第一直流電,所述第一電壓單元的第三端與所述接口單元的第一端連接,所述接口單元的第二端與所述第二電壓單元的第一端連接,所述第二電壓單元的第二端接收第二直流電,所述第二電壓單元的第三端與所述第二設備連接;
所述第一電壓單元接收所述第一設備發送的第一信號,并根據所述第一信號使所述第二電壓單元向所述第二設備發送相應的第二信號;當所述第一信號為低電平時,所述第一電壓單元通過所述接口單元向所述第二電壓單元輸出第一低電平信號,使得所述第二電壓單元向所述第二設備輸出第二低電平信號;當所述第一信號為高電平時,所述第一電壓單元在所述第一信號與所述第一直流電作用下無輸出,使得所述第二電壓單元向所述第二設備輸出所述第二直流電;
或者,所述第二電壓單元接收所述第二設備發送的第三信號,并根據所述第三信號使所述第一電壓單元向所述第一設備發送相應的第四信號;當所述第三信號為低電平時,所述第二電壓單元通過所述接口單元向所述第一電壓單元輸出第三低電平信號,使得所述第一電壓單元向所述第一設備輸出第四低電平信號;當所述第三信號為高電平時,所述第二電壓單元通過所述接口單元向所述第一電壓單元輸出高電平信號,使得所述第一電壓單元向所述第二設備輸出所述第一直流電。
2.根據權利要求1所述的電壓接口電路,其特征在于:
所述第一電壓單元包括上拉子單元和開關子單元,所述開關子單元的第一端與所述上拉子單元的第一端共接形成所述第一電壓單元的第一端,所述開關子單元的受控端與所述上拉子單元的第二端共接形成所述第一電壓單元的第二端,所述開關子單元的第二端為所述第一電壓單元的第三端;
所述第一電壓單元接收所述第一設備發送的第一信號,并根據所述第一信號使所述第二電壓單元向所述第二設備發送相應的第二信號;當所述開關子單元接收到的所述第一信號為低電平時,所述開關子單元根據所述第一信號與所述第一直流電進入導通狀態,并通過所述接口單元向所述第二電壓單元輸出所述第一低電平信號,使得所述第二電壓單元向所述第二設備輸出所述第二低電平信號;當所述開關子單元接收到的所述第一信號為高電平時,所述開關子單元根據所述第一信號與所述第一直流電進入斷開狀態,所述開關子單元的第二端無輸出,使得所述第二電壓單元向所述第二設備輸出所述第二直流電;
或者,所述第二電壓單元接收所述第二設備發送的第三信號,并根據所述第三信號使所述第一電壓單元向所述第一設備發送相應的第四信號;當所述第三信號為低電平時,所述第二電壓單元通過所述接口單元向所述開關子單元輸出所述第三低電平信號,所述開關子單元根據所述第三低電平信號與所述第一直流電進入導通狀態,并向所述第一設備輸出所述第四低電平信號;當所述第三信號為高電平時,所述第二電壓單元通過所述接口單元向所述開關子單元輸出所述高電平信號,所述開關子單元在所述上拉子單元與所述第一直流電作用下進入斷開狀態,并向所述第一設備輸出所述第一直流電。
3.根據權利要求1或2所述的電壓接口電路,其特征在于:當所述電壓接口電路包括多個電壓接口模塊時,所述電壓接口電路中的多個接口單元組成一個連接器。
4.根據權利要求3所述的電壓接口電路,其特征在于:所述連接器包括第一連接器和第二連接器,所述第一連接器連接所述第一電壓單元,所述第二連接器連接所述第二電壓單元。
5.根據權利要求3所述的電壓接口電路,其特征在于,所述連接器為并行接口。
6.根據權利要求2所述的電壓接口電路,其特征在于,所述開關子單元為帶有寄生二極管的MOS管。
7.根據權利要求6所述的電壓接口電路,其特征在于,所述MOS管為NMOS管,所述NMOS管的源極和所述寄生二極管Q2的陽極共接形成所述開關子單元的第一端,所述NMOS管的漏極和所述寄生二極管Q2的陰極共接形成所述開關子單元的第二端,所述NMOS管的柵極為所述開關子單元的受控端。
8.根據權利要求6所述的電壓接口電路,其特征在于,所述第一直流電的電壓值小于或等于所述第二直流電的電壓值。
9.根據權利要求2所述的電壓接口電路,其特征在于,所述上拉子單元包括電阻R1,所述電阻R1的第一端為所述上拉子單元的第一端,所述電阻R1的第二端為所述上拉子單元的第二端。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳怡化電腦股份有限公司;深圳市怡化時代科技有限公司;深圳市怡化金融智能研究院,未經深圳怡化電腦股份有限公司;深圳市怡化時代科技有限公司;深圳市怡化金融智能研究院許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201720229368.4/1.html,轉載請聲明來源鉆瓜專利網。





