[實(shí)用新型]一種防高壓功能的解碼器有效
| 申請(qǐng)?zhí)枺?/td> | 201720146821.5 | 申請(qǐng)日: | 2017-02-20 |
| 公開(公告)號(hào): | CN207117846U | 公開(公告)日: | 2018-03-16 |
| 發(fā)明(設(shè)計(jì))人: | 黃春梅 | 申請(qǐng)(專利權(quán))人: | 東莞春皓宇韻電子有限公司 |
| 主分類號(hào): | H04N19/44 | 分類號(hào): | H04N19/44;H04N19/436 |
| 代理公司: | 北京科億知識(shí)產(chǎn)權(quán)代理事務(wù)所(普通合伙)11350 | 代理人: | 湯東鳳 |
| 地址: | 523000 廣東省東莞市塘廈鎮(zhèn)科苑城*** | 國(guó)省代碼: | 廣東;44 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 高壓 功能 解碼器 | ||
技術(shù)領(lǐng)域
本實(shí)用新型涉及解碼器技術(shù)領(lǐng)域,具體為一種防高壓功能的解碼器。
背景技術(shù)
數(shù)字信號(hào)在信道傳輸中往往由于各種原因,使得在傳送的數(shù)據(jù)流中產(chǎn)生誤碼,從而使接收端產(chǎn)生圖象跳躍、不連續(xù)、出現(xiàn)馬賽克等現(xiàn)象,所以通過信道編碼這一環(huán)節(jié),對(duì)數(shù)碼流進(jìn)行相應(yīng)的處理,使系統(tǒng)具有一定的糾錯(cuò)能力和抗干擾能力,可極大地避免碼流傳送中誤碼的發(fā)生,提高數(shù)據(jù)傳輸效率,降低誤碼率是信道編碼的任務(wù),信道編碼的本質(zhì)是增加通信的可靠性,但信道編碼會(huì)使有用的信息數(shù)據(jù)傳輸減少,信道編碼的過程是在源數(shù)據(jù)碼流中加插一些碼元,從而達(dá)到在接收端進(jìn)行判錯(cuò)和糾錯(cuò)的目的,同樣,在帶寬固定的信道中,總的傳送碼率也是固定的,由于信道編碼增加了數(shù)據(jù)量,其結(jié)果只能是以降低傳送有用信息碼率為代價(jià)了,將有用比特?cái)?shù)除以總比特?cái)?shù)就等于編碼效率了,不同的編碼方式,其編碼效率有所不同。
實(shí)用新型內(nèi)容
為實(shí)現(xiàn)上述目的,本實(shí)用新型提供如下技術(shù)方案:一種防高壓功能的解碼器,包括控制器和VLD結(jié)構(gòu),所述控制器的雙向端口通過控制線與接收機(jī)相連接,所述接收機(jī)的輸出端通過數(shù)據(jù)選擇器與行列變換存儲(chǔ)器相連接,所述行列變換存儲(chǔ)器的輸出端通過數(shù)據(jù)轉(zhuǎn)換器與控制單元相連接,所述控制單元的輸入端連接有SDRAM存儲(chǔ)器,所述控制單元的輸入端還通過移位寄存器與原始碼流相連接,所述移位寄存器的輸入端還連接有信號(hào)處理器,所述控制器的輸出端口還連接有VLD結(jié)構(gòu),所述VLD結(jié)構(gòu)包括并行算法器,所述并行算法器的輸出端通過序列控制器與PLA解碼器相連接,在PLA解碼器的輸入端還連接有碼表,所述碼表的輸出端通過多位選擇器與解碼控制單元相連接,所述解碼控制單元的輸出端還通過選擇信號(hào)與幀控制塊相連接,所述多位選擇器的輸入端還通過控制信號(hào)與宏定義塊相連接。
作為本實(shí)用新型一種優(yōu)選的技術(shù)方案,所述控制單元的輸入端還通過電平轉(zhuǎn)換模塊與電壓控制器相連接。
作為本實(shí)用新型一種優(yōu)選的技術(shù)方案,所述控制器的電源端還連接有供電電路,所述供電電路的輸入端還連接有充電電池組。
作為本實(shí)用新型一種優(yōu)選的技術(shù)方案,所述PLA解碼器的信號(hào)端直接通過直通數(shù)據(jù)信號(hào)線與多位選擇器相連接。
與現(xiàn)有技術(shù)相比,本實(shí)用新型的有益效果是:該防高壓功能的解碼器,通過設(shè)置VLD結(jié)構(gòu),可以根據(jù)信道特性和傳輸速率來決定控制單元,可以找到一個(gè)最佳碼,實(shí)現(xiàn)在任意小于信道傳輸容量的速率下無差錯(cuò)傳輸,且編碼器采用部分并行結(jié)構(gòu)兼顧串行結(jié)構(gòu)和并行結(jié)構(gòu)的特點(diǎn),在串行結(jié)構(gòu)的基礎(chǔ)上對(duì)CFU、VFU進(jìn)行適當(dāng)?shù)膹?fù)用,可以使吞吐量成倍提高,且部分并行結(jié)構(gòu)具有相當(dāng)強(qiáng)的靈活性,可以根據(jù)需求復(fù)用相應(yīng)的節(jié)點(diǎn),以達(dá)到所要求的性能指標(biāo),并且使用SDRAM存儲(chǔ)器作為整個(gè)裝置的存儲(chǔ)區(qū)域,并使用多位選擇器選擇碼流方向,提高編碼器的使用效率,且整個(gè)裝置結(jié)構(gòu)設(shè)計(jì)簡(jiǎn)單,硬件功耗較小。
附圖說明
圖1為本實(shí)用新型結(jié)構(gòu)示意圖。
圖2為本實(shí)用新型VLD結(jié)構(gòu)示意圖。
圖3為本實(shí)用新型編碼器邏輯電路圖。
圖中:1-控制器;2-充電電池組;3-供電電路;4-VLD結(jié)構(gòu);5-接收機(jī);6-數(shù)據(jù)選擇器;7-行列變換存儲(chǔ)器;8-電平轉(zhuǎn)換模塊;9-電壓控制器;10-數(shù)據(jù)轉(zhuǎn)換器;11-信號(hào)處理器;12-移位寄存器;13-控制單元;14-原始碼流;15-并行算法器;16-宏定義塊;17-序列控制器;18-PLA解碼器;19-碼表;20-幀控制塊;21-多位選擇器;22-解碼控制單元;23-SDRAM存儲(chǔ)器。
具體實(shí)施方式
下面將結(jié)合本實(shí)用新型實(shí)施例中的附圖,對(duì)本實(shí)用新型實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例僅僅是本實(shí)用新型一部分實(shí)施例,而不是全部的實(shí)施例。基于本實(shí)用新型中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動(dòng)前提下所獲得的所有其他實(shí)施例,都屬于本實(shí)用新型保護(hù)的范圍。
實(shí)施例:
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于東莞春皓宇韻電子有限公司,未經(jīng)東莞春皓宇韻電子有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201720146821.5/2.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。





