[實用新型]一種復位控制系統及用于PCIE插卡復位的控制電路有效
| 申請號: | 201720143308.0 | 申請日: | 2017-02-16 |
| 公開(公告)號: | CN206515777U | 公開(公告)日: | 2017-09-22 |
| 發明(設計)人: | 喬士發 | 申請(專利權)人: | 深圳市恒揚數據股份有限公司 |
| 主分類號: | G06F1/24 | 分類號: | G06F1/24;G06F13/38 |
| 代理公司: | 深圳中一專利商標事務所44237 | 代理人: | 陽開亮 |
| 地址: | 518000 廣東省深圳市南山區*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 復位 控制系統 用于 pcie 插卡 控制電路 | ||
技術領域
本實用新型屬于復位電路技術領域,特別是涉及一種復位控制系統及用于PCIE插卡復位的控制電路。
背景技術
在電腦的應用領域中,對于PCIE(Peripheral Component Interconnect Express,最新的總線和接口標準)插卡在整個應用系統中屬于從設備,對應的PCIE插卡上的多個芯片的復位操作只能通過主設備(即Host端的CPU)來實現,因此必須要求PCIE插卡已經上電且與主設備建立了通信才可實現。但是,一旦在上電過程中對于PCIE插卡上的多個芯片無法進行復位操作的,則會導致PCIE插卡上電之后其上面的多個芯片處于不穩定狀態,從而影響PCIE插卡的正常工作。
圖1示出了現有技術涉及的用于PCIE插卡復位的控制電路的具體電路連接結構,其中,PCIE插卡1051上包括多個芯片IC0,IC1……ICn,多個芯片共用一個復位信號Reset(當然,也可以是每個芯片各自采用獨立的一個復位信號,下述以多個芯片共用一個復位信號進行說明),由于復位信號是由FPGA(Field-Programmable Gate Array,現場可編程門陣列)進行控制的,因此在FPGA加載配置完成且與Host主板1052建立通信之前是無法通過FPGA輸出對應的復位信號對各個芯片進行復位操作的。只有當PCIE插卡上的FPGA通過與Host主板建立通信之后,Host主板進而給FPGA發命令,然后通過FPGA對各個芯片進行對應的復位操作。
綜上所述,現有的PCIE插卡復位控制技術存在著因上電過程中PCIE插卡與CPU建立通信之前無法對PCIE插卡上的多個芯片進行復位操作,導致多個芯片在上電過程中處于不穩定狀態以及整個PCIE插卡無法正常工作的問題。
實用新型內容
本實用新型目的在于提供一種復位控制系統及用于PCIE插卡復位的控制電路,旨在解決現有的PCIE插卡復位控制技術存在著因上電過程中PCIE插卡與CPU建立通信之前無法對PCIE插卡上的多個芯片進行復位操作,導致多個芯片在上電過程中處于不穩定狀態以及整個PCIE插卡無法正常工作的問題。
本實用新型提供了一種用于PCIE插卡復位的控制電路,所述PCIE插卡包括多個芯片,所述PCIE插卡與主板相連接,所述控制電路包括:
主控模塊和選擇模塊;
所述主控模塊的接收端與所述主板相連接,所述主控模塊的控制端接所述選擇模塊的第一選擇端,所述主控模塊的初始端接所述選擇模塊的第二選擇端,所述主控模塊的指示端接所述選擇模塊的輸入端,所述選擇模塊的輸出端與多個所述芯片的共同輸入端相連接;
根據所述PCIE插卡與所述主板是否建立通信的情況,所述主控模塊通過不同的端口發送控制信號給所述選擇模塊,以使所述選擇模塊輸出復位信號并對多個所述芯片進行復位;
當所述PCIE插卡與所述主板未建立通信時,所述主控模塊通過初始端發送初始控制信號給所述選擇模塊,以使所述選擇模塊輸出復位信號并對多個所述芯片進行復位;
當所述PCIE插卡與所述主板建立通信時,所述主控模塊通過控制端發送串口控制信號給所述選擇模塊,以使所述選擇模塊輸出復位信號并對多個所述芯片進行復位。
本實用新型還提供了一種復位控制系統,包括主板及PCIE插卡,所述PCIE插卡包括多個芯片,所述PCIE插卡與所述主板相連接,所述復位控制系統還包括如上述所述的用于PCIE插卡復位的控制電路。
本實用新型提供了一種復位控制系統及用于PCIE插卡復位的控制電路,PCIE插卡包括多個芯片,PCIE插卡與主板相連接,該控制電路包括主控模塊和選擇模塊,根據PCIE插卡與主板是否建立通信的情況,主控模塊通過不同的端口發送控制信號給選擇模塊,以使選擇模塊輸出復位信號并對多個芯片進行復位;當PCIE插卡與主板未建立通信時,主控模塊通過初始端發送初始控制信號給選擇模塊,以使選擇模塊輸出復位信號并對多個芯片進行復位;當PCIE插卡與主板建立通信時,主控模塊通過控制端發送串口控制信號給選擇模塊,以使選擇模塊輸出復位信號并對多個芯片進行復位。由此實現了上電過程中PCIE插卡與主板建立通信之前也可對PCIE插卡上的多個芯片進行復位操作,使得PCIE插卡在上電的過程中一直處于復位狀態,保證了PCIE插卡工作的穩定性,解決了現有的PCIE插卡復位控制技術存在著因上電過程中PCIE插卡與CPU建立通信之前無法對PCIE插卡上的多個芯片進行復位操作,導致多個芯片在上電過程中處于不穩定狀態以及整個PCIE插卡無法正常工作的問題。
附圖說明
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳市恒揚數據股份有限公司,未經深圳市恒揚數據股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201720143308.0/2.html,轉載請聲明來源鉆瓜專利網。





