[發明專利]一種有機薄膜晶體管構造的像素電路有效
| 申請號: | 201711385569.4 | 申請日: | 2017-12-20 |
| 公開(公告)號: | CN108062932B | 公開(公告)日: | 2020-05-26 |
| 發明(設計)人: | 李洪革;李玉亮;盧江楠 | 申請(專利權)人: | 北京航空航天大學;京東方科技集團股份有限公司 |
| 主分類號: | G09G3/3233 | 分類號: | G09G3/3233 |
| 代理公司: | 北京市柳沈律師事務所 11105 | 代理人: | 王娟 |
| 地址: | 100083*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 有機 薄膜晶體管 構造 像素 電路 | ||
1.一種配置為驅動發光元件的像素電路,包括:
第一開關子電路,其第一端連接數據信號線,第二端連接第一控制信號線,第三端連接第一節點,所述第一開關子電路配置成在所述第一控制信號線的控制下將所述數據信號線的數據信號輸入到所述第一節點;
第二開關子電路,其第一端連接第一信號線,第二端連接第二控制信號線,第三端連接第二節點;
驅動子電路,其第一端連接所述第一節點,第二端連接所述第二節點,第三端連接所述發光元件的輸入端,所述驅動子電路配置成在所述第一節點的電位控制下驅動所述發光元件發光;以及
存儲子電路,其第一端連接所述第一節點,第二端連接所述第二節點,所述存儲子電路配置成在每個周期內所述第二開關子電路導通之前,存儲所述驅動子電路的閾值電壓,
其中所述存儲子電路進一步包括:
第一電容,其第一端連接所述第一節點,第二端連接所述第二節點,配置成在每個周期內所述第二開關子電路導通之前,存儲所述驅動子電路的閾值電壓,以及
第二電容,其第一端連接所述第二節點,第二端連接第二信號線,所述第二信號線不同于所述第一信號線,
其中所述第二開關子電路配置成在所述第二控制信號線的控制下將所述第一信號線的第一信號輸入到所述第二節點,并且所述第一開關子電路配置成在所述第一控制信號線的控制下通過所述驅動子電路進行放電以將所述驅動子短路的閾值電壓存儲在所述第一電容中。
2.如權利要求1所述的像素電路,其中,
所述驅動子電路包括驅動晶體管,其第一端連接所述第二節點,第二端連接所述發光元件的輸入端,控制端連接所述第一節點,所述驅動晶體管配置成在所述第一節點的電位控制下使得所述驅動晶體管導通,并驅動所述發光元件發光。
3.如權利要求2所述的像素電路,其中當所述驅動晶體管配置成在所述第一節點的電位控制下使得所述驅動晶體管導通時,通過下式確定所述驅動晶體管輸出的驅動電流:
其中W是所述驅動晶體管溝道寬度,L是所述驅動晶體管溝道長度,μ(T)是所述驅動晶體管載流子遷移率,kB是玻爾茲曼常數,q是單位電荷的電量,T是所述驅動晶體管工作溫度,Cox是所述驅動晶體管絕緣層單位面積電容、Vfb是所述驅動晶體管的閾值電壓,以及
其中,Vref是參考電壓,C1是所述第一電容的電容值,C2是所述第二電容的電容值,Vdata是驅動晶體管工作所需的數據電壓。
4.如權利要求1所述的像素電路,其中,
所述第一開關子電路包括第一開關晶體管,其第一端連接數據信號線,第二端連接第一節點,控制端連接第一控制信號線,所述第一開關晶體管配置成在所述第一控制信號線的控制下使得所述第一開關晶體管導通,并將所述數據信號線的數據信號輸入到所述第一節點。
5.如權利要求1所述的像素電路,其中,
所述第二開關子電路包括第二開關晶體管,其第一端連接第一信號線,第二端連接第二節點,控制端連接第二控制信號線,所述第二開關晶體管配置成在所述第二控制信號線的控制下使得所述第二開關晶體管導通,并將所述第一信號線的第一信號輸入到所述第二節點。
6.如權利要求5所述的像素電路,其中所述驅動晶體管是有機薄膜晶體管。
7.如權利要求5所述的像素電路,其中所述第一開關晶體管是有機薄膜晶體管。
8.如權利要求5或6所述的像素電路,其中所述第二開關晶體管是有機薄膜晶體管。
9.如權利要求1所述的像素電路,其中所述發光元件是有機發光二極管。
10.一種顯示基板,包括:如權利要求1-9任一所述的像素電路。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于北京航空航天大學;京東方科技集團股份有限公司,未經北京航空航天大學;京東方科技集團股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201711385569.4/1.html,轉載請聲明來源鉆瓜專利網。





