[發明專利]DC-DC變換器延遲控制電路有效
| 申請號: | 201711295897.5 | 申請日: | 2017-12-08 |
| 公開(公告)號: | CN107959415B | 公開(公告)日: | 2020-05-22 |
| 發明(設計)人: | 馬偉;張銳;胡敏;董志明 | 申請(專利權)人: | 重慶科技學院 |
| 主分類號: | H02M3/155 | 分類號: | H02M3/155;H02M1/14;H02M1/08 |
| 代理公司: | 重慶為信知識產權代理事務所(普通合伙) 50216 | 代理人: | 龍玉洪 |
| 地址: | 401331 重*** | 國省代碼: | 重慶;50 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | dc 變換器 延遲 控制電路 | ||
1.一種DC-DC變換器延遲控制電路,包括DC-DC變換器,該DC-DC變換器包括主電路和控制電路,所述控制電路設置有驅動模塊,該驅動模塊驅動所述主電路中功率器件的開通和關斷,其特征在于:所述控制電路還設置有延遲模塊和增益模塊,所述延遲模塊采集所述主電路中的狀態量,經延遲后,輸出延遲信號至所述增益模塊,所述增益模塊對所述延遲信號進行放大后,得到的增益信號輸入到所述驅動模塊;
所述延遲模塊為一階延遲模塊,該一階延遲模塊包括兩級級聯,M=2,一階延遲模塊分別為第一一階延遲電路和第二一階延遲電路;該第一一階延遲電路包括第一運算放大器U1,所述第一運算放大器U1的同相輸入端與第一電阻R1的后端連接,所述第一電阻R1的前端連接所述主電路,用于采集所述主電路的狀態量,所述第一運算放大器U1的反向輸入端經第五電阻R5與所述第一電阻R1的前端連接;所述第一運算放大器U1的反向輸入端還經第一電容C1接地,所述第一運算放大器U1的輸出端經第二電阻R2與所述第一運算放大器U1的同相輸入端連接;所述第二一階延遲電路包括第二運算放大器U2,該第二運算放大器U2的同相輸入端經第三電阻R3與所述第一運算放大器U1的輸出端連接,所述第二運算放大器U2的反向輸入端經第六電阻R6與所述第一運算放大器U1的輸出端連接,所述第二運算放大器U2的反向輸入端經第二電容C2接地,所述第二運算放大器U2輸出端經第四電阻R4與所述第二運算放大器U2同相輸入端連接,所述第二運算放大器U2輸出端連接所述增益模塊。
2.根據權利要求1所述的DC-DC變換器延遲控制電路,其特征在于:所述狀態量或為主電路的電感電流iL,或為電容電壓VC。
3.根據權利要求1所述的DC-DC變換器延遲控制電路,其特征在于:所述第一電阻R1、第二電阻R2、第三電阻R3、第四電阻R4電阻值相等;
所述第五電阻R5、第六電阻R6電阻值相等;
所述第一電容C1、第二電容C2電容值大小相等。
4.根據權利要求1或2所述的DC-DC變換器延遲控制電路,其特征在于:所述增益模塊將獲取到所述延遲信號與所述狀態量作差,得到增益前置信號,所述增益前置信號與延遲增益系數γ相乘后,得到增益后置信號,該增益后置信號與所述狀態量作差后,得到所述增益信號,并發送該增益信號給所述驅動模塊,所述驅動模塊產生驅動PWM脈沖驅動所述主電路的功率器件開通或關斷。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于重慶科技學院,未經重慶科技學院許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201711295897.5/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種集成電路的低高壓轉化電源
- 下一篇:脈沖序列控制型開關電源及開關控制方法





