[發明專利]設計集成電路的系統在審
| 申請號: | 201711287025.4 | 申請日: | 2017-12-07 |
| 公開(公告)號: | CN109902322A | 公開(公告)日: | 2019-06-18 |
| 發明(設計)人: | 范奇 | 申請(專利權)人: | 范奇 |
| 主分類號: | G06F17/50 | 分類號: | G06F17/50 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 741000 甘*** | 國省代碼: | 甘肅;62 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 集成電路 計算機可讀介質 電源布局 非暫態 圖案 處理器配置 可執行指令 布局圖案 電源結構 切割部件 預先設計 處理器 配置 存儲 指令 | ||
本發明的用于設計集成電路的系統,所述系統包括:非暫態計算機可讀介質,配置為存儲可執行指令;以及處理器,與所述非暫態性計算機可讀介質連接,其中,所述處理器配置為執行所述指令,以:從庫中選擇電源布局圖案,所述庫具有預先設計的且配置為向所述集成電路提供電壓的電源結構布局,并且所述電源布局圖案包括切割部件布局圖案。
技術領域
本發明涉及一種設計集成電路的系統。
背景技術
集成電路小型化的趨勢已經導致更小的裝置,其消耗更少的功率但以更高的速度提供更多的功能。小型化過程也導致更嚴格的設計和制造規范以及可靠性挑戰。各種電子設計自動化(EDA)工具產生、優化和驗證集成電路的設計,同時確保滿足設計和制造規范。
發明內容
本發明的目的是針對現有技術存在的問題提供一種用于設計集成電路的系統,所述系統包括:非暫態計算機可讀介質,配置為存儲可執行指令;以及處理器,與所述非暫態性計算機可讀介質連接,其中,所述處理器配置為執行所述指令,以:從庫中選擇電源布局圖案,所述庫具有預先設計的且配置為向所述集成電路提供電壓的電源結構布局,并且所述電源布局圖案包括切割部件布局圖案。
附圖說明
圖1為本發明的結構示意圖。
具體實施方式
如圖1所示,一種用于設計集成電路的系統,所述系統包括:非暫態計算機可讀介質,配置為存儲可執行指令;以及處理器,與所述非暫態性計算機可讀介質連接,其中,所述處理器配置為執行所述指令,以:從庫中選擇電源布局圖案,所述庫具有預先設計的且配置為向所述集成電路提供電壓的電源結構布局,并且所述電源布局圖案包括切割部件布局圖案。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于范奇,未經范奇許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201711287025.4/2.html,轉載請聲明來源鉆瓜專利網。





