[發明專利]發射器,通信單元以及用于限制頻譜再生的方法在審
| 申請號: | 201711249051.8 | 申請日: | 2017-12-01 |
| 公開(公告)號: | CN108155914A | 公開(公告)日: | 2018-06-12 |
| 發明(設計)人: | 松浦徹;梁正柏 | 申請(專利權)人: | 聯發科技股份有限公司 |
| 主分類號: | H04B1/04 | 分類號: | H04B1/04;H04L25/02;H04L27/36 |
| 代理公司: | 北京市萬慧達律師事務所 11111 | 代理人: | 白華勝;王蕊 |
| 地址: | 中國臺灣新竹市*** | 國省代碼: | 中國臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 整形 包絡 發射器 數字基帶信號 預失真 數字預失真 數字信號 通信單元 整形電路 頻譜 電路 發送 相乘 接收數字信號 功率放大器 信號產生器 再生 第二信號 信號應用 乘法器 數字化 放大 輸出 應用 | ||
1.一種發射器,其特征在于,包括:
信號產生器,用于產生表示待發送的信號的數字基帶信號;
數字預失真電路,用于對所述數字基帶信號進行預失真;
功率放大器,用于放大預失真后的信號;
其中,所述數字預失真電路包括:第一信號整形電路,第二信號整形電路和乘法器;
所述第一信號整形電路,用于接收數字信號,采用第一包絡整形對所述數字信號的至少一幅度進行整形,以產生第一數字預失真DPD信號;
所述第二信號整形電路,可操作的耦接所述第一信號整形電路的輸出,用于接收所述數字信號,以及應用第二包絡整形到所述數字信號,得到第二包絡整形的信號,并且將所述第二包絡整形的信號應用到所述第一DPD信號,以產生第二包絡整形的DPD信號;
乘法器,用于接收所述數字基帶信號和所述第二包絡整形的DPD信號,以及將所述數字基帶信號與所述第二包絡整形的DPD信號相乘,并輸出待發送的數字化的預失真后的信號。
2.根據權利要求1所述的發射器,其特征在于,
所述數字預失真電路進一步包括:
數字預失真增益電路,用于接收和調整所述第一DPD信號的增益并且輸出增益調整后的第一DPD信號到所述第二信號整形電路。
3.根據權利要求2所述的發射器,其特征在于,
所述數字預失真電路進一步包括:查找表,用于提供由所述數字預失真增益電路施加到所述第一數字預失真信號的增益調整值。
4.根據權利要求1所述的發射器,其特征在于,進一步包括處理器,所述處理器耦接所述第一信號整形電路和所述第二信號整形處理電路,用于確定要應用的任意整形控制fTX(x),其中所述第一信號整形電路和所述第二信號整形處理電路應用所述任意整形控制fTX(x)。
5.根據權利要求4所述的發射器,其特征在于,所述第一信號整形電路執行如下功能:f1(x)=|x|fTX(x),其中,所述x是所述數字信號。
6.根據權利要求4所述的發射器,其特征在于,所述第二信號整形電路執行如下功能:f2(x,y)=yfTX(x),其中,所述x是所述數字信號,所述y包括幅度調制補償系數和/或相位調制補償系數。
7.根據權利要求4所述的發射器,其特征在于,所述任意整形控制fTX(x)的階數是所述處理器確定的多項式整形的多個可選階數中的階數,其中,所述第一信號整形電路和所述第二信號整形電路應用多項式整形到所述數字預失真電路。
8.根據權利要求7所述的發射器,其特征在于,由所述第二信號整形電路應用的所述多項式整形是abs(x)的函數并且與所述待發送的信號的幅度控制相對應。
9.根據權利要求4所述的發射器,其特征在于,除了所述第一信號整形電路采用幅度調制控制和相位調制控制之外,所述第二信號整形電路僅采用幅度調制控制對所述數字信號進行整形。
10.根據權利要求1所述的發射器,其特征在于,所述第一包絡整形和/或所述第二包絡整形是根據如下整形函數中一個使用非多項式整形:
如果x<x0,則fTX(x)=1
如果x0≤x<x1,則fTX(x)=1-a3|x|2;
如果x≥x1,則
其中,x1和x0是根據設計得到的設定值。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于聯發科技股份有限公司,未經聯發科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201711249051.8/1.html,轉載請聲明來源鉆瓜專利網。





