[發(fā)明專利]一種實(shí)現(xiàn)雙GPU轉(zhuǎn)接的裝置及方法在審
| 申請(qǐng)?zhí)枺?/td> | 201711137910.4 | 申請(qǐng)日: | 2017-11-16 |
| 公開(公告)號(hào): | CN107908247A | 公開(公告)日: | 2018-04-13 |
| 發(fā)明(設(shè)計(jì))人: | 游正 | 申請(qǐng)(專利權(quán))人: | 鄭州云海信息技術(shù)有限公司 |
| 主分類號(hào): | G06F1/18 | 分類號(hào): | G06F1/18 |
| 代理公司: | 濟(jì)南誠(chéng)智商標(biāo)專利事務(wù)所有限公司37105 | 代理人: | 王汝銀 |
| 地址: | 450018 河南省鄭州市*** | 國(guó)省代碼: | 河南;41 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 實(shí)現(xiàn) gpu 轉(zhuǎn)接 裝置 方法 | ||
技術(shù)領(lǐng)域
本發(fā)明涉及服務(wù)器技術(shù)領(lǐng)域,具體的說是一種實(shí)現(xiàn)雙GPU轉(zhuǎn)接的裝置及方法。
背景技術(shù)
隨著互聯(lián)網(wǎng)行業(yè)的發(fā)展,互聯(lián)網(wǎng)企業(yè)對(duì)服務(wù)器的計(jì)算能力要求也越來越高。現(xiàn)在GPU由于其優(yōu)秀的計(jì)算能力,已經(jīng)應(yīng)用于對(duì)計(jì)算能力要求較高的場(chǎng)所,互聯(lián)網(wǎng)企業(yè)需求的服務(wù)器中也對(duì)GPU的配置要求也來越高。
在雙路服務(wù)器NF5280M5中,為了增加服務(wù)器的計(jì)算能力,需要增加GPU的數(shù)量,具體方案為:由CPU0接出的X24 PCIE SLOT1插入一張GPU標(biāo)卡,并在由CPU1接出的X24 PCIE SLOT1上插入一張GPU標(biāo)卡,以此來滿足兩張GPU的需求。
上述方案中,需要主板搭載兩個(gè)CPU,分別占用兩個(gè)CPU的X16 PCIE SLOT,會(huì)影響主板的其他應(yīng)用,并且需要使用兩個(gè)CPU才能實(shí)現(xiàn)需求的兩張GPU配置,會(huì)帶來成本的提高,不能滿足單CPU雙GPU的配置。
發(fā)明內(nèi)容
為了解決上述問題,提供了一種實(shí)現(xiàn)雙GPU轉(zhuǎn)接的裝置及方法,通過X24Riser卡和X8Riser卡,能夠?qū)崿F(xiàn)基于5280M5主板的單CPU掛載雙GPU的配置,從而減小5280M52GPU配置的成本。
本發(fā)明實(shí)施例提供了一種實(shí)現(xiàn)雙GPU轉(zhuǎn)接的裝置,所述的裝置包括:
X24 Riser卡,用來從主板獲取16路CPU0 PORT2信號(hào)和8路CPU0 PORT3信號(hào),并將16路CPU0 PORT2信號(hào)傳送給第一GPU,將8路CPU0 PORT3信號(hào)傳送給X8 Riser卡;
X8 Riser卡,用來將從主板獲取8路CPU0 PORT3信號(hào)和從X24 Riser卡獲取的8路CPU0 PORT3信號(hào)合并為完整的16路CPU0 PORT3信號(hào),并將16路CPU0 PORT3信號(hào)傳送給第二GPU。
進(jìn)一步的,所述的X24 Riser卡通過X24 PCIE金手指與主板PCIE SLOT1連接,將主板上CPU0 PORT2 X16 PCIE Lane以及CPU0 PORT3 X8 PCIE Lane接到X24 Riser卡上。
進(jìn)一步的,所述的X8 Riser卡通過X8 PCIE金手指與主板PCIE SLOT2連接,將主板上CPU0 PORT3 X8 PCIE Lane接到X8 Riser卡上。
進(jìn)一步的,所述的X24 Riser卡和X8 Riser卡上均設(shè)有X8 Slimline接口,并通過線纜傳輸CPU0 PORT3 X8 PCIE Lane。
進(jìn)一步的,所述的X24Riser卡和X8Riser卡分別通過一個(gè)PCIE SL0T X16與其對(duì)應(yīng)的GPU連接。
本發(fā)明實(shí)施例還提供了一種實(shí)現(xiàn)雙GPU轉(zhuǎn)接的方法,所述的方法包括:
S1:將X24 Riser卡與主板連接,獲取16路CPU0 PORT2信號(hào)和8路CPU0PORT3信號(hào);
S2:將X8 Riser卡與主板連接,獲取8路CPU0 PORT3信號(hào);
S3:將X8 Riser卡與X24 Riser卡連接,獲取另外8路CPU0 PORT3信號(hào);
S4:為X24 Riser卡和X8 Riser卡分別外接一個(gè)GPU。
進(jìn)一步的,步驟S1的具體實(shí)現(xiàn)過程為:將X24 Riser卡上的X24 PCIE金手指與主板PCIE SLOT1連接,并將獲取的16路CPU0 PORT2信號(hào)與X24 Riser卡上的PCIE SL0T X16連接。
進(jìn)一步的,步驟S2的具體實(shí)現(xiàn)過程為:將X8 Riser卡上的X8 PCIE金手指與主板PCIE SLOT2連接,并將獲取的8路CPU0 PORT3信號(hào)與X8 Riser卡上的PCIE SL0T X16其中八路接口連接。
進(jìn)一步的,步驟S3的具體實(shí)現(xiàn)過程為:將X8 Riser卡上的X8 Slimline接口與X24 Riser卡上的X8 Slimline接口連接,并將獲取的另外8路CPU0PORT3信號(hào)與X8 Riser卡上的PCIE SL0T X16剩余的八路接口連接。
發(fā)明內(nèi)容中提供的效果僅僅是實(shí)施例的效果,而不是發(fā)明所有的全部效果,上述技術(shù)方案中的一個(gè)技術(shù)方案具有如下優(yōu)點(diǎn)或有益效果:
通過X24 Riser卡和X8 Riser卡,將16路CPU0 PORT2信號(hào)和16路CPU0PORT3信號(hào)從主板取出后,分別利用X24 Riser卡和X8 Riser卡傳送到對(duì)應(yīng)的GPU,能夠?qū)崿F(xiàn)基于5280M5主板的單CPU掛載雙GPU的配置,從而減小5280M5 2GPU配置的成本。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于鄭州云海信息技術(shù)有限公司,未經(jīng)鄭州云海信息技術(shù)有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201711137910.4/2.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類
G06F 電數(shù)字?jǐn)?shù)據(jù)處理
G06F1-00 不包括在G06F 3/00至G06F 13/00和G06F 21/00各組的數(shù)據(jù)處理設(shè)備的零部件
G06F1-02 .數(shù)字函數(shù)發(fā)生器的
G06F1-04 .產(chǎn)生時(shí)鐘信號(hào)的或分配時(shí)鐘信號(hào)的,或者直接從這個(gè)設(shè)備中得出信號(hào)的
G06F1-16 .結(jié)構(gòu)部件或配置
G06F1-22 .限制或控制引線/門比例的裝置
G06F1-24 .復(fù)位裝置
- 互動(dòng)業(yè)務(wù)終端、實(shí)現(xiàn)系統(tǒng)及實(shí)現(xiàn)方法
- 街景地圖的實(shí)現(xiàn)方法和實(shí)現(xiàn)系統(tǒng)
- 游戲?qū)崿F(xiàn)系統(tǒng)和游戲?qū)崿F(xiàn)方法
- 圖像實(shí)現(xiàn)裝置及其圖像實(shí)現(xiàn)方法
- 增強(qiáng)現(xiàn)實(shí)的實(shí)現(xiàn)方法以及實(shí)現(xiàn)裝置
- 軟件架構(gòu)的實(shí)現(xiàn)方法和實(shí)現(xiàn)平臺(tái)
- 數(shù)值預(yù)報(bào)的實(shí)現(xiàn)方法及實(shí)現(xiàn)系統(tǒng)
- 空調(diào)及其冬眠控制模式實(shí)現(xiàn)方法和實(shí)現(xiàn)裝置以及實(shí)現(xiàn)系統(tǒng)
- 空調(diào)及其睡眠控制模式實(shí)現(xiàn)方法和實(shí)現(xiàn)裝置以及實(shí)現(xiàn)系統(tǒng)
- 輸入設(shè)備實(shí)現(xiàn)方法及其實(shí)現(xiàn)裝置
- 圖形處理器任務(wù)的分配方法和裝置
- 一種資源調(diào)度裝置、資源調(diào)度系統(tǒng)和資源調(diào)度方法
- 一種免工具GPU支架固定裝置
- 一種YARN集群GPU資源調(diào)度方法、裝置和介質(zhì)
- 一種服務(wù)器內(nèi)4GPU布局結(jié)構(gòu)及其安裝方法
- 一種GPU資源調(diào)度系統(tǒng)及其調(diào)度方法
- 一種GPU拓?fù)浞謪^(qū)方法與裝置
- 一種基于Kubernetes的共享GPU調(diào)度方法
- 一種數(shù)據(jù)處理的方法和裝置
- 一種GPU分配方法、系統(tǒng)、存儲(chǔ)介質(zhì)及設(shè)備





