[發明專利]置位和重置脈沖發生器電路在審
| 申請號: | 201711076589.3 | 申請日: | 2017-11-06 |
| 公開(公告)號: | CN108155902A | 公開(公告)日: | 2018-06-12 |
| 發明(設計)人: | 李京珉;凱特琳·西奇 | 申請(專利權)人: | 半導體元件工業有限責任公司 |
| 主分類號: | H03K19/0175 | 分類號: | H03K19/0175 |
| 代理公司: | 北京派特恩知識產權代理有限公司 11270 | 代理人: | 王琳;姚開麗 |
| 地址: | 美國亞*** | 國省代碼: | 美國;US |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 置位電路 重置電路 發生器電路 電壓信號 輸出電路 重置脈沖 置位 電壓信號生成 置位信號 重置信號 耦接電路 反相輸入信號 接收輸入信號 | ||
1.一種置位和重置脈沖發生器電路,包括:
置位電路,所述置位電路被配置為接收輸入信號,以使用所述輸入信號在所述置位電路的節點上生成電壓,并且根據所述輸入信號、所述置位電路的所述節點上的所述電壓以及重置電路的節點上的電壓生成置位脈沖;
重置電路,所述重置電路被配置為接收所述輸入信號,以使用所述輸入信號在所述重置電路的所述節點上生成電壓,并且根據所述輸入信號、所述置位電路的所述節點上的所述電壓以及所述重置電路的所述節點上的所述電壓生成重置脈沖;
第一交叉耦接電路,所述第一交叉耦接電路被配置為將所述置位電路的所述節點上的所述電壓耦接到所述重置電路;和
第二交叉耦接電路,所述第二交叉耦接電路被配置為將所述重置電路的所述節點上的所述電壓耦接到所述置位電路。
2.根據權利要求1所述的置位和重置脈沖發生器電路,其中所述置位電路被配置為使用所述輸入信號對第一電容器進行充電以在所述置位電路的所述節點上生成電壓,并且通過對所述輸入信號、所述第一電容器上的所述電壓以及所述重置電路的所述節點上的所述電壓執行邏輯操作來生成所述置位脈沖。
3.根據權利要求2所述的置位和重置脈沖發生器電路,其中所述重置電路被配置為使所述輸入信號反相來生成反相輸入信號,使用所述反相輸入信號對第二電容器進行充電以在所述重置電路的所述節點上生成電壓,并且通過對所述反相輸入信號、所述第一電容器上的所述電壓以及所述第二電容器上的所述電壓執行邏輯操作來生成所述重置脈沖。
4.根據權利要求2所述的置位和重置脈沖發生器電路,其中所述置位電路包括第一反相器電路、第一電容器以及與門,所述第一反相器電路被配置為根據所述輸入信號對所述第一電容器進行充電,所述與門被配置為執行所述邏輯操作以生成所述置位脈沖。
5.根據權利要求4所述的置位和重置脈沖發生器電路,其中所述重置電路包括反相器緩沖器、第二電容器、第二反相器電路以及與門,所述反相器緩沖器被配置為使所述輸入信號反相以生成反相輸入信號,所述第二反相器電路被配置為根據所述反相輸入信號對所述第二電容器進行充電,所述與門被配置為對所述反相輸入信號、所述第一電容器上的所述電壓、以及所述第二電容器上的所述電壓執行邏輯與操作以生成所述重置脈沖。
6.根據權利要求5所述的置位和重置脈沖發生器電路,其中所述第一反相器電路包括根據所述輸入信號互補開關的第一上拉晶體管和第一下拉晶體管,并且所述第二反相器電路包括根據所述反相輸入信號互補開關的第二上拉晶體管和第二下拉晶體管。
7.根據權利要求1所述的置位和重置脈沖發生器電路,其中所述第一交叉耦接電路包括第一滯后電路,并且所述第二交叉耦接電路包括第二滯后電路。
8.根據權利要求1所述的置位和重置脈沖發生器電路,其中所述第一交叉耦接電路包括第一延遲電路,并且所述第二交叉耦接電路包括第二延遲電路。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于半導體元件工業有限責任公司,未經半導體元件工業有限責任公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201711076589.3/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種抗參數漂移反相器
- 下一篇:應用于GaN柵極驅動的高速高壓電平轉換電路





