[發(fā)明專利]一種結(jié)合PWM思想提高DAC精度的方法在審
| 申請?zhí)枺?/td> | 201711064907.4 | 申請日: | 2017-11-02 |
| 公開(公告)號: | CN107846221A | 公開(公告)日: | 2018-03-27 |
| 發(fā)明(設(shè)計)人: | 洪治 | 申請(專利權(quán))人: | 深圳市太銘科技有限公司 |
| 主分類號: | H03M1/06 | 分類號: | H03M1/06;H03M1/66 |
| 代理公司: | 北京華仲龍騰專利代理事務(wù)所(普通合伙)11548 | 代理人: | 黃玉玨 |
| 地址: | 518000 廣東省深圳市前海深港合作區(qū)前*** | 國省代碼: | 廣東;44 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 結(jié)合 pwm 思想 提高 dac 精度 方法 | ||
1.一種結(jié)合PWM思想提高DAC精度的方法,其特征在于,包括以下步驟:
S1:將常用的較低精度DAC通過精細(xì)劃分時間片的方式,每個時間片輸出不同的DAC值;
S2:模擬PWM,將不同的DAC值經(jīng)過硬件濾波;
S3:輸出濾波后的DAC值即得高精度DAC值。
2.根據(jù)權(quán)利要求1所述的一種結(jié)合PWM思想提高DAC精度的方法,其特征在于:所述方法通過精細(xì)劃分時間片,劃分時間片通過定時器精確計時劃分,并精確控制時間片寬度,時間片寬度可根據(jù)實際需求設(shè)置為us量級。
3.根據(jù)權(quán)利要求1所述的一種結(jié)合PWM思想提高DAC精度的方法,其特征在于:所述精細(xì)時間片輸出不同DAC值,不同DAC值為一定時間內(nèi)差值為1的低精度DAC整數(shù)值,經(jīng)過硬件濾波后在此時間內(nèi)輸出的DAC值即為精確到小數(shù)值的DAC值。
4.根據(jù)權(quán)利要求1所述的一種結(jié)合PWM思想提高DAC精度的方法,其特征在于:所述步驟S2經(jīng)過硬件濾波產(chǎn)生精確到小數(shù)值的DAC值,硬件濾波為低通濾波,可采用二級RC濾波電路,將DAC輸出的高頻濾除,即可得到穩(wěn)定的高精度DAC模擬電平信號。
5.根據(jù)權(quán)利要求4所述的一種結(jié)合PWM思想提高DAC精度的方法,其特征在于:所述二級RC濾波電路可在原電路基礎(chǔ)上進(jìn)行改進(jìn),模擬的DAC電平信號可通過軟件實現(xiàn)。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于深圳市太銘科技有限公司,未經(jīng)深圳市太銘科技有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201711064907.4/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





