[發明專利]熵編碼器、熵譯碼器及對應地熵編碼方法和熵譯碼方法有效
| 申請號: | 201711037814.2 | 申請日: | 2017-10-30 |
| 公開(公告)號: | CN108391134B | 公開(公告)日: | 2020-11-13 |
| 發明(設計)人: | 吳東興;陳立恒;周漢良 | 申請(專利權)人: | 聯發科技股份有限公司 |
| 主分類號: | H04N19/44 | 分類號: | H04N19/44;H04N19/91 |
| 代理公司: | 深圳市威世博知識產權代理事務所(普通合伙) 44280 | 代理人: | 何青瓦 |
| 地址: | 中國臺灣新竹市*** | 國省代碼: | 臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 編碼器 譯碼器 對應 編碼 方法 譯碼 | ||
1.一種熵編碼器,其特征在于,包括:
熵編碼電路,被布置為接收像素組的多個符號,并且對從所述像素組的所述多個符號導出的數據進行熵編碼,以生成由第一比特流部分和第二比特流部分組成的比特流段,其中,所述第一比特流部分包含所述像素組的所述多個符號的編碼幅度數據,并且所述第二比特流部分包含所述像素組的所述多個符號的至少一部分的編碼正負號數據,其中所述像素組包括多個像素,所述像素組的所述多個符號分別具有所述多個像素的多個符號值;
大小確定電路,被布置為確定比特流部分的大小,其中所述比特流部分包括所述第一比特流部分和所述第二比特流部分中的至少一個;以及
零檢查電路,其被布置為對所述多個符號值的多個幅度值執行零值檢查以分別產生多個零值檢查結果,其中當符號值具有非零幅度值時,相應的零值檢查結果由第一值設置,并且當所述符號值具有零幅度值時,所述相應的零值檢查結果通過第二值設置;
其中所述比特流部分是所述第二比特流部分,并且所述大小確定電路根據所述多個零值檢查結果確定所述第二比特流部分的所述大小。
2.根據權利要求1所述的熵編碼器,其特征在于,所述大小確定電路將所述第二比特流部分的所述大小設置為包括在所述多個零值檢查結果中的第一值的數量。
3.根據權利要求1所述的熵編碼器,其特征在于,當任一符號值具有零幅度值時,所述第二比特流部分不包含所述符號值的編碼正負號值。
4.根據權利要求1所述的熵編碼器,其特征在于,所述熵編碼電路還被配置為確定與所述像素組的所述多個符號的所述幅度數據的熵編碼相關聯的比特深度值,并且所述熵編碼器還包括:
第一比特流位置確定電路,被布置為根據至少所述比特深度值計算第一比特流位置,其中所述第一比特流位置指示所述比特流段中的所述第一比特流部分的末端的位置。
5.根據權利要求4所述的熵編碼器,其特征在于,每個符號值的編碼幅度值的比特深度等于所述比特深度值,并且所述第一比特流位置確定電路至少根據所述比特深度值和所述像素組中包括的所述多個像素的數量的乘積來計算所述第一比特流位置。
6.根據權利要求4所述的熵編碼器,其特征在于,還包括:
第二比特流位置確定電路,包括所述大小確定電路,并且被布置為根據所述第一比特流位置和所述比特流部分的所述大小來計算第二比特流位置,其中所述比特流部分是所述第二比特流部分,并且所述第二比特流位置指示所述第二比特流部分的末端在所述比特流段中的位置。
7.根據權利要求1所述的熵編碼器,其特征在于,還包括:
比特流位置確定電路,包括所述大小確定電路,并且被布置為根據至少所述比特流部分的所述大小來計算比特流位置,其中,所述比特流位置指示所述比特流段中的所述第二比特流部分的末端的位置。
8.根據權利要求1所述的熵編碼器,其特征在于,所述大小確定電路通過使用查找表或多路復用器來確定所述比特流部分的所述大小。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于聯發科技股份有限公司,未經聯發科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201711037814.2/1.html,轉載請聲明來源鉆瓜專利網。





