[發明專利]一種基于憶阻器的隱藏Lü系統超混沌信號源電路在審
| 申請號: | 201711021406.8 | 申請日: | 2017-10-27 |
| 公開(公告)號: | CN108234106A | 公開(公告)日: | 2018-06-29 |
| 發明(設計)人: | 喬曉華;徐毅;孫玉霞 | 申請(專利權)人: | 江蘇理工學院 |
| 主分類號: | H04L9/00 | 分類號: | H04L9/00 |
| 代理公司: | 常州佰業騰飛專利代理事務所(普通合伙) 32231 | 代理人: | 付秀穎 |
| 地址: | 213001 江*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 極限環 憶阻器 超混沌信號 混沌吸引子 振蕩系統 吸引子 源電路 初始條件 電路 非線性動力學特性 混沌保密通信 信號產生電路 線性反饋項 電路實現 電路系統 實驗觀測 拓撲結構 外部激勵 系統電路 依次相連 振蕩現象 平衡點 信號源 原有的 準周期 混沌 | ||
1.一種基于憶阻器的隱藏Lü系統超混沌信號源電路,其特征在于:所述系統電路包括憶阻器等效實現電路(1)和振蕩系統(2),憶阻器等效實現電路(1)與振蕩系統(2)的三個通道中相同端口依次相連。
2.根據權利要求1所述的基于憶阻器的隱藏Lü系統超混沌信號源電路,其特征在于:所述憶阻器等效實現電路(1)由積分器和乘法器組成;
所述憶阻器等效實現電路(1)輸入端–vy經過積分運算后輸出vw、vw和–vy,經過乘法運算與加法運算后輸出–gW(vw)vy;其中兩個憶阻內部參數α=4和β=0.18。
3.根據權利要求1所述的基于憶阻器的隱藏Lü系統超混沌信號源電路,其特征在于:所述振蕩系統(2)的三個通道分別為第一通道、第二通道和第三通道,且三個通道均由乘法器、積分器模塊和反相器模塊級聯組成;
所述第一通道有兩個輸入端vx和–vy,通過積分器后輸出vx,其中系統控制參數a=36;
所述第二通道有四個輸入端–μ、vx、v1和–vy,通過乘法器和積分器運算后輸出vy,再經過一級反相器最終輸出–vy,其中系統控制參數b=20、d=5和μ=0.1,v1=vxvz;
所述第三通道有兩個輸入端v2和vz,通過乘法器和積分器運算后輸出vz,其中系統控制參數c=3,v2=–vxvy;
所述第一通道的運算放大器U1、第二通道的運算放大器U2和U3以及第三通道的運算放大器U4的同相輸入端接地。
4.根據權利要求1或2或3所述的基于憶阻器的隱藏Lü系統超混沌信號源電路,其特征在于:所述系統電路無量綱方程為如下式(2):
(2)式有a、b、c、d和μ五個系統控制參數以及α和β兩個憶阻內部參數。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于江蘇理工學院,未經江蘇理工學院許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201711021406.8/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:時鐘偏移補償方法及相關系統
- 下一篇:一種帶仿射掩碼的S盒變換方法及裝置





