[發明專利]一種終端芯片有效
| 申請號: | 201710969010.X | 申請日: | 2017-10-18 |
| 公開(公告)號: | CN109684252B | 公開(公告)日: | 2022-08-09 |
| 發明(設計)人: | 張廣東 | 申請(專利權)人: | 深圳市中興微電子技術有限公司 |
| 主分類號: | G06F13/40 | 分類號: | G06F13/40;H04W88/02 |
| 代理公司: | 北京品源專利代理有限公司 11332 | 代理人: | 孟金喆 |
| 地址: | 518055 廣東省深*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 終端 芯片 | ||
1.一種終端芯片,其特征在于,包括至少一個多路復用電路和至少一個回環電路,其中,
所述多路復用電路,包括多路復用配置模塊和總線外部引腳,通過配置所述多路復用配置模塊,將任一個與所述多路復用配置模塊相連接的低速數據總線連接到所述總線外部引腳;
所述回環電路,包括兩個多路復用配置模塊和一個回環配置模塊,通過配置所述多路復用配置模塊及所述回環配置模塊,將分別連接到所述多路復用配置模塊的多個低速數據總線中的任意兩條相連接,實現回環功能。
2.根據權利要求1所述的終端芯片,其特征在于,所述多路復用配置模塊,包括,配置寄存器、邏輯控制單元,以及邏輯門,所述邏輯控制單元,其根據所述配置寄存器的配置,控制所述邏輯門的開閉,將與其連接的任一個低速數據總線連接到所述總線外部引腳。
3.根據權利要求1所述的終端芯片,其特征在于,所述回環配置模塊,包括,配置寄存器、邏輯控制單元,以及邏輯門,所述邏輯控制單元,其根據所述配置寄存器的配置,控制所述邏輯門的開閉,實現所述任意兩條低速數據總線之間的連接。
4.根據權利要求1-3任一項所述的終端芯片,其特征在于,所述低速數據總線,為I2S總線、UART總線或SPI總線。
5.一種用于雙向聲音傳輸和保存的終端芯片,其特征在于,包括至少一個多路復用電路和至少一個回環電路,其中,
所述多路復用電路包括第一多路復用配置模塊和總線外部引腳,第一多路復用配置模塊連接至少二個第一低速數據總線,通過配置所述第一多路復用配置模塊使任一個第一低速數據總線連接到所述總線外部引腳;
所述回環電路,包括第二多路復用配置模塊、第三多路復用配置模塊和一回環配置模塊,第二多路復用配置模塊連接至少二個第二低速數據總線,第三多路復用配置模塊連接至少二個第三低速數據總線,通過配置所述第二多路復用配置模塊、第三多路復用配置模塊和回環配置模塊使任一個第二低速數據總線、任一個第三低速數據總線進行回環。
6.根據權利要求5所述的終端芯片,其特征在于,DSP輸出的聲音信號通過第一低速數據總線、總線外部引腳送到編解碼器解碼后通過揚聲器進行播放;
同時,編解碼器采集到的聲音信號通過所述總線外部引腳、第一低速數據總線送到DSP處理,完成雙向聲音傳輸。
7.根據權利要求5所述的終端芯片,其特征在于,DSP輸出的聲音信號通過第二低速數據總線、回環配置模塊、第三低速數據總線送到CPU進行保存處理,同時再通過第一低速數據總線、總線外部引腳送到編解碼器解碼后通過揚聲器進行播放;
編解碼器采集到的聲音通過總線外部引腳、第一低速數據總線送到CPU保存處理,同時再通過第三低速數據總線、回環配置模塊、第二低速數據總線送到DSP處理,完成雙向聲音傳輸和保存。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳市中興微電子技術有限公司,未經深圳市中興微電子技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710969010.X/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種芯片IO數據的處理方法及一種芯片
- 下一篇:資料傳輸控制電路





