[發明專利]一種電源管理集成電路及采用該電路的液晶顯示面板在審
| 申請號: | 201710888992.X | 申請日: | 2017-09-27 |
| 公開(公告)號: | CN107742874A | 公開(公告)日: | 2018-02-27 |
| 發明(設計)人: | 李文芳;張先明 | 申請(專利權)人: | 深圳市華星光電技術有限公司 |
| 主分類號: | H02H5/00 | 分類號: | H02H5/00;H02H1/00 |
| 代理公司: | 深圳翼盛智成知識產權事務所(普通合伙)44300 | 代理人: | 黃威 |
| 地址: | 518132 廣東*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 電源 管理 集成電路 采用 電路 液晶顯示 面板 | ||
技術領域
本發明涉及液晶面板技術領域,尤其涉及一種電源管理集成電路及采用該電路的液晶顯示面板。
背景技術
薄膜晶體管液晶顯示器(Thin film transistor liquid crystal display,簡稱為TFT-LCD)是多數液晶顯示器的一種,它使用薄膜晶體管技術以改善影象質量。
目前,LCD驅動電路的輸入電壓通常為12V,然后通過DC/DC模塊架構將輸入電壓轉換成LCD顯示所需要的各種電壓值。現在LCD顯示所需要的電壓有液晶驅動輸出的上限電壓VAA(15V左右),液晶驅動輸出的下限電壓VBB(接地),VDD(通常為3.3V,是諸如EEPROM的一些集成電路(IC)的邏輯電路的工作電壓),TFT的柵極關斷電壓VGL(通常為-6V左右)、TFT的柵極導通電壓VGH(通常為33V左)。
當TFT-LCD在工作時,電源管理集成電路(Power Management integrated circuit,簡稱PMIC,其為一種特定用途的集成電路,并且為主系統作管理電源等工作)會輸出兩個高電壓,分別為VAA和VGH,即液晶驅動輸出的上限電壓和柵極導通電壓。
然而,當很多高壓電壓在環境濕度比較高的情況下工作時,容易引起集成電路IC的損壞,甚至嚴重造成整個液晶顯示裝置的故障。
因此,如何在正常濕度環境下,電源管理集成電路可正常輸出,而當環境濕度超過一預設濕度時,電源管理集成電路停止高壓輸出,以避免造成集成電路IC的損壞,這已經成了一項重要研究課題。
發明內容
本發明的目的在于,提供一種電源管理集成電路,其能夠實現在正常濕度環境下,電源管理集成電路可正常高壓輸出,而當環境濕度超過一預設濕度時,電源管理集成電路停止高壓輸出,以避免造成集成電路IC的損壞。
為了實現上述目的,本發明提供以下技術方案。
本發明提供一種電源管理集成電路,其包括一電源管理集成模塊和一控制模塊;所述控制模塊電性連接至所述電源管理集成模塊,所述控制模塊用于檢測環境濕度,并在環境濕度小于或等于預設的濕度閾值時,向所述電源管理集成模塊發送第一控制信號,及在環境濕度大于預設的濕度閾值時,向所述電源管理集成模塊發送第二控制信號;所述電源管理集成模塊用于在接收到第一控制信號時,正常輸出電壓,及用于在接收到第二控制信號時,停止輸出電壓。
在本發明的一實施例中,所述控制模塊包括一濕度檢測單元、與所述濕度檢測單元連接的一開關單元,所述開關單元還連接電源管理集成模塊,所述濕度檢測單元用于檢測環境濕度,在所述環境濕度小于或等于預設的濕度閾值時,控制所述開關單元截止,以向所述電源管理集成模塊發送第一控制信號,及在所述環境濕度大于預設的濕度閾值時,控制開關單元導通,以向所述電源管理集成模塊發送第二控制信號。
在本發明的一實施例中,所述濕度檢測單元包括第一電阻、第二電阻、濕敏電阻,所述開關單元包括一MOS管;其中,所述第一電阻的一端分別電性連接至所述電源管理集成模塊的第一輸出端以及所述第二電阻的一端;所述第二電阻的另一端分別電性連接至所述MOS管的柵極以及所述第三電阻的一端;所述第三電阻為濕敏電阻,所述第三電阻的另一端接地;所述MOS管的源級接地,所述MOS管的漏極分別電性連接至所述第一電阻的另一端及所述電源管理集成模塊。
在本發明的一實施例中,所述電源管理集成模塊包括一控制管腳,所述控制管腳與所述MOS管的漏極電性連接,所述控制管腳用于接收所述控制模塊所發出的第一控制信號和第二控制控制信號。
在本發明的一實施例中,所述電源管理集成模塊的第一輸出端的輸出包括一第一低電壓。
可選的,所述第一低電壓為3.3V。
另外,本發明還提供一種液晶顯示面板,所述液晶顯示面板包括上述新型電源管理集成電路。
本發明的優點在于,本發明的電源管理集成電路通過利用濕敏電阻和MOS管等構成的控制模塊來檢測環境濕度,并且實現在正常濕度環境下,電源管理集成電路可正常高壓輸出,而當環境濕度超過一預設濕度時,電源管理集成電路停止高壓輸出,以避免造成集成電路IC的損壞。
附圖說明
圖1是本發明電源管理集成電路的框架示意圖。
圖2是本發明電源管理集成電路的電路連接示意圖。
具體實施方式
下面結合附圖對本發明提供的電源管理集成電路的具體實施方式做詳細說明。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳市華星光電技術有限公司,未經深圳市華星光電技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710888992.X/2.html,轉載請聲明來源鉆瓜專利網。





