[發(fā)明專利]垃圾數(shù)據(jù)回收方法及固態(tài)存儲設(shè)備有效
| 申請?zhí)枺?/td> | 201710888411.2 | 申請日: | 2017-09-27 |
| 公開(公告)號: | CN109558334B | 公開(公告)日: | 2022-10-25 |
| 發(fā)明(設(shè)計(jì))人: | 王金一;路向峰 | 申請(專利權(quán))人: | 北京憶恒創(chuàng)源科技股份有限公司 |
| 主分類號: | G06F12/02 | 分類號: | G06F12/02 |
| 代理公司: | 北京卓特專利代理事務(wù)所(普通合伙) 11572 | 代理人: | 段宇 |
| 地址: | 100192 北京市海淀區(qū)西小口*** | 國省代碼: | 北京;11 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 垃圾 數(shù)據(jù) 回收 方法 固態(tài) 存儲 設(shè)備 | ||
本申請?zhí)峁├鴶?shù)據(jù)回收方法與固態(tài)存儲設(shè)備。所提供的垃圾數(shù)據(jù)回收方法,包括:獲取用戶寫入的數(shù)據(jù)和/或從臟大塊回收的數(shù)據(jù);生成寫入請求,指示將數(shù)據(jù)寫入空閑大塊;根據(jù)寫入請求,將數(shù)據(jù)寫入空閑大塊。
技術(shù)領(lǐng)域
本申請涉及存儲設(shè)備,尤其涉及固態(tài)存儲設(shè)備的垃圾回收。
背景技術(shù)
圖1展示了存儲設(shè)備的框圖。固態(tài)存儲設(shè)備100同主機(jī)相耦合,用于為主機(jī)提供存儲能力。主機(jī)同固態(tài)存儲設(shè)備100之間可通過多種方式相耦合,耦合方式包括但不限于通過例如SATA(Serial Advanced Technology Attachment,串行高級技術(shù)附件)、SCSI(SmallComputer System Interface,小型計(jì)算機(jī)系統(tǒng)接口)、SAS(Serial Attached SCSI,串行連接SCSI)、IDE(Integrated Drive Electronics,集成驅(qū)動器電子)、USB(Universal SerialBus,通用串行總線)、PCIE(Peripheral Component Interconnect Express,PCIe,高速外圍組件互聯(lián))、NVMe(NVM Express,高速非易失存儲)、以太網(wǎng)、光纖通道、無線通信網(wǎng)絡(luò)等連接主機(jī)與固態(tài)存儲設(shè)備100。主機(jī)可以是能夠通過上述方式同存儲設(shè)備相通信的信息處理設(shè)備,例如,個人計(jì)算機(jī)、平板電腦、服務(wù)器、便攜式計(jì)算機(jī)、網(wǎng)絡(luò)交換機(jī)、路由器、蜂窩電話、個人數(shù)字助理等。存儲設(shè)備100包括接口110、控制部件120、一個或多個NVM芯片130以及DRAM(Dynamic Random Access Memory,動態(tài)隨機(jī)訪問存儲器)140。
NAND閃存、相變存儲器、FeRAM(Ferroelectric RAM,鐵電存儲器)、MRAM(MagneticRandom Access Memory,磁阻存儲器)、RRAM(Resistive Random Access Memory,阻變存儲器)等是常見的NVM。
接口110可適配于通過例如SATA、IDE、USB、PCIE、NVMe、SAS、以太網(wǎng)、光纖通道等方式與主機(jī)交換數(shù)據(jù)。
控制部件120用于控制在接口110、NVM芯片130以及DRAM 140之間的數(shù)據(jù)傳輸,還用于存儲管理、主機(jī)邏輯地址到閃存物理地址映射、擦除均衡、壞塊管理等。控制部件120可通過軟件、硬件、固件或其組合的多種方式實(shí)現(xiàn),例如,控制部件120可以是FPGA(Field-programmable gate array,現(xiàn)場可編程門陣列)、ASIC(Application SpecificIntegrated Circuit,應(yīng)用專用集成電路)或者其組合的形式。控制部件120也可以包括處理器或者控制器,在處理器或控制器中執(zhí)行軟件來操縱控制部件120的硬件來處理IO(Input/Output)命令。控制部件120還可以耦合到DRAM 140,并可訪問DRAM 140的數(shù)據(jù)。在DRAM可存儲FTL表和/或緩存的IO命令的數(shù)據(jù)。
控制部件120包括閃存接口控制器(或稱為介質(zhì)接口控制器、閃存通道控制器),閃存接口控制器耦合到NVM芯片130,并以遵循NVM芯片130的接口協(xié)議的方式向NVM芯片130發(fā)出命令,以操作NVM芯片130,并接收從NVM芯片130輸出的命令執(zhí)行結(jié)果。已知的NVM芯片接口協(xié)議包括“Toggle”、“ONFI”等。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于北京憶恒創(chuàng)源科技股份有限公司,未經(jīng)北京憶恒創(chuàng)源科技股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710888411.2/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 數(shù)據(jù)顯示系統(tǒng)、數(shù)據(jù)中繼設(shè)備、數(shù)據(jù)中繼方法、數(shù)據(jù)系統(tǒng)、接收設(shè)備和數(shù)據(jù)讀取方法
- 數(shù)據(jù)記錄方法、數(shù)據(jù)記錄裝置、數(shù)據(jù)記錄媒體、數(shù)據(jù)重播方法和數(shù)據(jù)重播裝置
- 數(shù)據(jù)發(fā)送方法、數(shù)據(jù)發(fā)送系統(tǒng)、數(shù)據(jù)發(fā)送裝置以及數(shù)據(jù)結(jié)構(gòu)
- 數(shù)據(jù)顯示系統(tǒng)、數(shù)據(jù)中繼設(shè)備、數(shù)據(jù)中繼方法及數(shù)據(jù)系統(tǒng)
- 數(shù)據(jù)嵌入裝置、數(shù)據(jù)嵌入方法、數(shù)據(jù)提取裝置及數(shù)據(jù)提取方法
- 數(shù)據(jù)管理裝置、數(shù)據(jù)編輯裝置、數(shù)據(jù)閱覽裝置、數(shù)據(jù)管理方法、數(shù)據(jù)編輯方法以及數(shù)據(jù)閱覽方法
- 數(shù)據(jù)發(fā)送和數(shù)據(jù)接收設(shè)備、數(shù)據(jù)發(fā)送和數(shù)據(jù)接收方法
- 數(shù)據(jù)發(fā)送裝置、數(shù)據(jù)接收裝置、數(shù)據(jù)收發(fā)系統(tǒng)、數(shù)據(jù)發(fā)送方法、數(shù)據(jù)接收方法和數(shù)據(jù)收發(fā)方法
- 數(shù)據(jù)發(fā)送方法、數(shù)據(jù)再現(xiàn)方法、數(shù)據(jù)發(fā)送裝置及數(shù)據(jù)再現(xiàn)裝置
- 數(shù)據(jù)發(fā)送方法、數(shù)據(jù)再現(xiàn)方法、數(shù)據(jù)發(fā)送裝置及數(shù)據(jù)再現(xiàn)裝置





