[發明專利]存儲器電路、用于寫入位單元的電路和方法有效
| 申請號: | 201710845641.0 | 申請日: | 2017-09-19 |
| 公開(公告)號: | CN107886984B | 公開(公告)日: | 2020-12-11 |
| 發明(設計)人: | 潘卡伊·阿加沃爾;吳經緯;杰米恩·巴拉特庫瑪·阿塞姆 | 申請(專利權)人: | 臺灣積體電路制造股份有限公司 |
| 主分類號: | G11C7/12 | 分類號: | G11C7/12;G11C7/18 |
| 代理公司: | 北京德恒律治知識產權代理有限公司 11409 | 代理人: | 章社杲;李偉 |
| 地址: | 中國臺*** | 國省代碼: | 臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 存儲器 電路 用于 寫入 單元 方法 | ||
1.一種用于寫入位單元的電路,包括:
第一位線;
電源節點,具有第一電源電壓電平;
參考節點,具有參考電壓電平;
傳輸門,連接在所述第一位線和所述電源節點之間;以及
驅動器,連接在所述第一位線和所述參考節點之間;
第一轉換電路,配置為接收第一信號并且將所述第一信號轉換為第二信號;
第二轉換電路,配置為接收第三信號并且將所述第三信號轉換為第四信號;
第一邏輯門,配置為接收所述第三信號,并且響應于控制信號和所述第三信號將所述第三信號轉換為第五信號;
其中,
所述傳輸門配置為響應于所述第二信號并且獨立于所述控制信號,將所述第一位線連接至所述電源節點,所述第二信號具有對應于所述第一電源電壓電平的邏輯狀態,以及
所述驅動器配置為響應于所述第五信號,將所述第一位線連接至所述參考節點,所述第五信號具有對應于所述參考電壓電平和所述第一電源電壓電平之間的第二電源電壓電平的邏輯狀態。
2.根據權利要求1所述的用于寫入位單元的電路,還包括:
NAND門,配置為基于三個輸入信號生成所述第一信號。
3.根據權利要求1所述的用于寫入位單元的電路,其中,
所述第一電源電壓電平是存儲器電路的存儲器域的電源電壓電平。
4.根據權利要求1所述的用于寫入位單元的電路,還包括:
第二位線;
第二傳輸門,連接在所述第二位線和所述電源節點之間;以及
第二驅動器,連接在所述第二位線和所述參考節點之間;
其中,
所述第二傳輸門配置為響應于所述第四信號將所述第二位線連接至所述電源節點,所述第四信號具有對應于所述第一電源電壓電平的邏輯狀態;以及
所述第二驅動器配置為響應于第六信號將所述第二位線連接至所述參考節點,所述第六信號具有對應于所述第二電源電壓電平的邏輯狀態。
5.根據權利要求4所述的用于寫入位單元的電路,其中,所述第一信號和所述第三信號配置為在寫入操作期間作為互補對。
6.根據權利要求5所述的用于寫入位單元的電路,其中,
在所述寫入操作之外,所述第一信號具有第一邏輯狀態,所述第三信號具有所述第一邏輯狀態;
所述傳輸門配置為基于具有所述第一邏輯狀態的所述第一信號將所述第一位線與所述電源節點斷開;
所述第二傳輸門配置為基于具有所述第一邏輯狀態的所述第三信號將所述第二位線與所述電源節點斷開。
7.根據權利要求4所述的用于寫入位單元的電路,
其中,所述控制信號具有對應于中間電源電壓水平的邏輯狀態,所述中間電源電壓水平表示所述第一信號、所述第三信號和所述第五信號中的最大值。
8.根據權利要求1所述的用于寫入位單元的電路,其中:
所述第一電源電壓電平比所述第二電源電壓電平大至少350毫伏(mV)。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于臺灣積體電路制造股份有限公司,未經臺灣積體電路制造股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710845641.0/1.html,轉載請聲明來源鉆瓜專利網。





