[發明專利]解碼方法、存儲器存儲裝置及存儲器控制電路單元有效
| 申請號: | 201710825756.3 | 申請日: | 2017-09-14 |
| 公開(公告)號: | CN109509499B | 公開(公告)日: | 2023-02-28 |
| 發明(設計)人: | 仇志良 | 申請(專利權)人: | 群聯電子股份有限公司 |
| 主分類號: | G11C16/08 | 分類號: | G11C16/08;G11C8/10 |
| 代理公司: | 北京同立鈞成知識產權代理有限公司 11205 | 代理人: | 馬雯雯;臧建明 |
| 地址: | 中國臺灣*** | 國省代碼: | 臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 解碼 方法 存儲器 存儲 裝置 控制電路 單元 | ||
1.一種解碼方法,用于可復寫式非易失性存儲器模塊,其中所述可復寫式非易失性存儲器模塊包括多個實體單元,其特征在于,所述解碼方法包括:
將第一數據暫存至緩沖存儲器中的第一緩沖區,其中所述緩沖存儲器包括所述第一緩沖區與第二緩沖區;
將所述第二緩沖區的解碼數據復制到所述第一緩沖區,以解碼所述第一數據;
在所述第一緩沖區中,基于所復制的所述解碼數據對所述第一數據執行第一類解碼操作,其中所述第一類解碼操作包括于所述第一緩沖區中執行的至少一解碼操作;以及
若所述第一類解碼操作成功,輸出已解碼數據。
2.根據權利要求1所述的解碼方法,還包括:
編碼原始數據以產生對應于所述第一數據的原始解碼數據;
將所述原始數據存儲至至少一第一實體單元;以及
將對應于所述第一數據的所述原始解碼數據存儲于所述多個實體單元中的至少一第二實體單元。
3.根據權利要求1所述的解碼方法,還包括:
從至少一第一實體單元讀取原始數據并從所述多個實體單元中的至少一第二實體單元讀取對應于所述第一數據的原始解碼數據;
將所述原始數據與對應于所述第一數據的所述原始解碼數據載入至所述緩沖存儲器;以及
在所述第一緩沖區中,基于對應于所述第一數據的所述原始解碼數據對所述原始數據執行所述第一類解碼操作。
4.根據權利要求3所述的解碼方法,還包括:
在基于對應于所述第一數據的所述原始解碼數據對所述原始數據執行所述第一類解碼操作之前,將對應于所述第一數據的所述原始解碼數據復制到所述第二緩沖區。
5.根據權利要求1所述的解碼方法,還包括:
基于所述第二緩沖區中的所述解碼數據對已更正數據執行第二類解碼操作,以更新所述第二緩沖區中的所述解碼數據,
其中所述已更正數據是經由所述第一類解碼操作更正。
6.根據權利要求5所述的解碼方法,其中所述已更正數據不包括具有無法更正錯誤的數據單元。
7.根據權利要求1所述的解碼方法,其中復制到所述第一緩沖區的所述解碼數據是基于對已更正數據以及對應于所述第一數據的原始解碼數據所執行的一第二類解碼操作而產生。
8.根據權利要求1所述的解碼方法,其中所述第一類解碼操作包括正常解碼模式與擦除模式,且所述解碼方法還包括:
根據所述第一數據中具有無法更正錯誤的數據單元的總數,決定將所述第一類解碼操作操作于所述正常解碼模式或所述擦除模式。
9.根據權利要求1所述的解碼方法,其中所述第一數據是在至少一第一實體單元中受獨立硬盤冗余陣列錯誤更正碼保護。
10.根據權利要求1所述的解碼方法,其中所述第一類解碼操作屬于多訊框解碼,且所述解碼方法還包括:
根據所述第一類解碼操作的解碼結果執行單訊框解碼,以驗證所述第一類解碼操作對至少一錯誤比特的更正。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于群聯電子股份有限公司,未經群聯電子股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710825756.3/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:應用于數字識別的憶阻器讀寫電路
- 下一篇:半導體存儲裝置





