[發明專利]OLED像素驅動電路及像素驅動方法在審
| 申請號: | 201710787445.2 | 申請日: | 2017-09-04 |
| 公開(公告)號: | CN107507563A | 公開(公告)日: | 2017-12-22 |
| 發明(設計)人: | 鄺繼木;溫亦謙 | 申請(專利權)人: | 深圳市華星光電半導體顯示技術有限公司 |
| 主分類號: | G09G3/3208 | 分類號: | G09G3/3208 |
| 代理公司: | 深圳市德力知識產權代理事務所44265 | 代理人: | 林才桂 |
| 地址: | 518132 廣東省深*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | oled 像素 驅動 電路 方法 | ||
1.一種OLED像素驅動電路,其特征在于,包括第一薄膜晶體管(T1)、第二薄膜晶體管(T2)、第三薄膜晶體管(T3)、第四薄膜晶體管(T4)、第五薄膜晶體管(T5)、第六薄膜晶體管(T6)、第一電容(C1)、第二電容(C2)、及有機發光二極管(D);
所述第一薄膜晶體管(T1)的柵極電性連第一節點(G),漏極接入電源正電壓(VDD),源極電性連接第三薄膜晶體管(T3)的漏極;該第一薄膜晶體管(T1)為驅動薄膜晶體管;
設n為大于1的正整數,所述第二薄膜晶體管(T2)的柵極接入該OLED像素驅動電路所在行對應的第n條第三掃描信號(Scan3(n)),源極接入數據信號(Data),漏極電性連第一節點(G);
所述第三薄膜晶體管(T3)的柵極接入該OLED像素驅動電路所在行對應的第n條第二掃描信號(Scan2(n)),漏極電性連接第一薄膜晶體管(T1)的源極,源極電性連第三節點(B);
所述第四薄膜晶體管(T4)的柵極接入該OLED像素驅動電路所在行的上一行對應的第n-1條第一掃描信號(Scan1(n-1)),源極電性連接第二節點(A)與第二電容(C2)的一端,漏極電性連接第三節點(B)與第二電容(C2)的另一端;
所述第五薄膜晶體管(T5)的柵極接入該OLED像素驅動電路所在行對應的第n條第一掃描信號(Scan1(n)),源極電性連接第二節點(A),漏極接入電源負電壓(VSS);
所述第六薄膜晶體管(T6)的柵極接入該OLED像素驅動電路所在行對應的第n條第四掃描信號(Scan4(n)),源極電性連接第三節點(B),漏極接入電源負電壓(VSS);
所述第一電容(C1)的一端電性連接第一節點(G),另一端電性連接第二節點(A);
所述第二電容(C2)的一端電性連接第二節點(A),另一端電性連接第三節點(B);
所述有機發光二極管(D)的陽極電性連接第三節點(B),陰極接入電源負電壓(VSS)。
2.如權利要求1所述的OLED像素驅動電路,其特征在于,所述第一薄膜晶體管(T1)、第二薄膜晶體管(T2)、第三薄膜晶體管(T3)、第四薄膜晶體管(T4)、第五薄膜晶體管(T5)、與第六薄膜晶體管(T6)均為低溫多晶硅薄膜晶體管、氧化物半導體薄膜晶體管、或非晶硅薄膜晶體管。
3.如權利要求1所述的OLED像素驅動電路,其特征在于,所述第n-1條第一掃描信號(Scan1(n-1))、第n條第一掃描信號(Scan1(n))、第n條第二掃描信號(Scan2(n))、第n條第三掃描信號(Scan3(n))、第n條第四掃描信號(Scan4(n))、與數據信號(Data)均通過外部時序控制器提供。
4.如權利要求1所述的OLED像素驅動電路,其特征在于,所述第n-1條第一掃描信號(Scan1(n-1))、第n條第一掃描信號(Scan1(n))、第n條第二掃描信號(Scan2(n))、第n條第三掃描信號(Scan3(n))、第n條第四掃描信號(Scan4(n))、與數據信號(Data)相組合,先后對應于一復位階段(t1)、一閾值電壓存儲階段(t2)、一數據寫入階段(t3)、一電容串接階段(t4)、以及一顯示發光階段(t5)。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳市華星光電半導體顯示技術有限公司,未經深圳市華星光電半導體顯示技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710787445.2/1.html,轉載請聲明來源鉆瓜專利網。





