[發(fā)明專利]一種免拆除SPI總線FW引導(dǎo)的治具及方法在審
| 申請(qǐng)?zhí)枺?/td> | 201710779194.3 | 申請(qǐng)日: | 2017-09-01 |
| 公開(kāi)(公告)號(hào): | CN107577568A | 公開(kāi)(公告)日: | 2018-01-12 |
| 發(fā)明(設(shè)計(jì))人: | 鄧濤 | 申請(qǐng)(專利權(quán))人: | 鄭州云海信息技術(shù)有限公司 |
| 主分類號(hào): | G06F11/22 | 分類號(hào): | G06F11/22 |
| 代理公司: | 濟(jì)南信達(dá)專利事務(wù)所有限公司37100 | 代理人: | 孟峣 |
| 地址: | 450000 河南省鄭州市*** | 國(guó)省代碼: | 河南;41 |
| 權(quán)利要求書: | 查看更多 | 說(shuō)明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 拆除 spi 總線 fw 引導(dǎo) 方法 | ||
1.一種免拆除SPI總線FW引導(dǎo)的治具,其特征在于,用于連接到計(jì)算機(jī)主板上的IC芯片,其結(jié)構(gòu)包括芯片夾、導(dǎo)線及IC芯片,所述芯片夾為一彈簧夾,在該芯片夾的前端部?jī)?nèi)側(cè)配置有可連接到主板上的PIN腳,該芯片夾通過(guò)導(dǎo)線連接到IC芯片。
2.根據(jù)權(quán)利要求1所述的一種免拆除SPI總線FW引導(dǎo)的治具,其特征在于,所述IC芯片通過(guò)芯片底座固定,上述導(dǎo)線穿過(guò)該芯片底座并在芯片底座內(nèi)配置有接口,IC芯片通過(guò)與該接口連接實(shí)現(xiàn)與芯片夾的連接。
3.根據(jù)權(quán)利要求1或2所述的一種免拆除SPI總線FW引導(dǎo)的治具,其特征在于,所述IC芯片為8pin腳BIOS芯片或16pin腳BIOS芯片。
4.一種免拆除SPI總線FW引導(dǎo)的方法,其特征在于,使用權(quán)利要求1-3所述的治具實(shí)現(xiàn),其實(shí)現(xiàn)過(guò)程為:首先將治具上的芯片夾對(duì)準(zhǔn)待更換的IC芯片的pin腳,將該IC芯片的pin腳拉至低電平以后,屏蔽主板上的IC芯片,主板在加電POST自檢過(guò)程中不再調(diào)用焊接在主板上的IC芯片內(nèi)的內(nèi)容,直接調(diào)用治具上IC芯片內(nèi)的數(shù)據(jù),最后取下治具,重新刷寫板載IC的FW信息,實(shí)現(xiàn)免拆除SPI總線FW引導(dǎo)。
5.根據(jù)權(quán)利要求4所述的一種免拆除SPI總線FW引導(dǎo)的方法,其特征在于,主板在加電POST自檢過(guò)程中不再調(diào)用焊接在主板上的IC芯片內(nèi)的內(nèi)容通過(guò)以下兩個(gè)步驟實(shí)現(xiàn):
一、首先將主板上的IC芯片短路至低電平,使主板默認(rèn)不會(huì)讀取該IC芯片信息進(jìn)行加電POST自檢;
二、然后將治具上的IC芯片拉至高電平,使主板默認(rèn)在該IC芯片加電POST啟動(dòng)自檢。
6.根據(jù)權(quán)利要求5所述的一種免拆除SPI總線FW引導(dǎo)的方法,其特征在于,所述主板上的IC芯片為8pin BIOS芯片,該BIOS芯片中配置有控制是否工作的HOLD_IN管腳、接地管腳VSS,其中HOLD_IN管腳是控制芯片是否工作的開(kāi)關(guān),自檢完成并由CPU接替管理后,該芯片不再工作;相對(duì)應(yīng)的,步驟一的實(shí)現(xiàn)過(guò)程為:通過(guò)治具上的芯片夾將主板上的IC芯片的HOLD_IN管腳短路至接地管腳VSS,使該HOLD_IN管腳低電平,且當(dāng)HOLD_IN低電平時(shí)主板默認(rèn)不會(huì)讀取該IC芯片信息進(jìn)行POST啟動(dòng)。
7.根據(jù)權(quán)利要求6所述的一種免拆除SPI總線FW引導(dǎo)的方法,其特征在于,所述治具上的IC芯片為8pin BIOS芯片,該BIOS芯片中配置有控制是否工作的HOLD_IN管腳、接地管腳VSS,其中HOLD_IN管腳是控制芯片是否工作的開(kāi)關(guān),自檢完成并由CPU接替管理后,該芯片不再工作;相對(duì)應(yīng)的,步驟二的實(shí)現(xiàn)過(guò)程為:在治具芯片底座上的IC芯片的HOLD_IN管腳加裝上拉電阻,將其接入電源輸入端,將治具上的HOLD_IN管腳拉至高電平,此時(shí)主板默認(rèn)在該IC POST啟動(dòng)。
8.根據(jù)權(quán)利要求5所述的一種免拆除SPI總線FW引導(dǎo)的方法,其特征在于,所述主板上的IC芯片為16pin BIOS芯片,該BIOS芯片中配置有控制是否工作的HOLD_IN管腳、接地管腳VSS,其中HOLD_IN管腳是控制芯片是否工作的開(kāi)關(guān),自檢完成并由CPU接替管理后,該芯片不再工作;相對(duì)應(yīng)的,步驟一的實(shí)現(xiàn)過(guò)程為:通過(guò)治具上的芯片夾將主板上的IC芯片的HOLD_IN管腳短路至接地管腳VSS,使該HOLD_IN管腳低電平,且當(dāng)HOLD_IN低電平時(shí)主板默認(rèn)不會(huì)讀取該IC芯片信息進(jìn)行POST啟動(dòng)。
9.根據(jù)權(quán)利要求8所述的一種免拆除SPI總線FW引導(dǎo)的方法,其特征在于,所述治具上的IC芯片為16pin BIOS芯片,該BIOS芯片中配置有控制是否工作的HOLD_IN管腳、接地管腳VSS,其中HOLD_IN管腳是控制芯片是否工作的開(kāi)關(guān),自檢完成并由CPU接替管理后,該芯片不再工作;相對(duì)應(yīng)的,步驟二的實(shí)現(xiàn)過(guò)程為:在治具芯片底座上的IC芯片的HOLD_IN管腳加裝上拉電阻,將其接入電源輸入端,將治具上的HOLD_IN管腳拉至高電平,此時(shí)主板默認(rèn)在該IC POST啟動(dòng)。
10.根據(jù)權(quán)利要求4-8任一所述的一種免拆除SPI總線FW引導(dǎo)的方法,其特征在于,主板在加電POST自檢后,通過(guò)DOS啟動(dòng)盤進(jìn)入DOS系統(tǒng),此時(shí)主板不再讀取IC芯片內(nèi)包括內(nèi)存、CPU、PCI、南橋、sas控制器、網(wǎng)卡芯片、顯示芯片的自檢信息,取下治具,通過(guò)DOS重新刷寫板載IC的FW信息,實(shí)現(xiàn)不需要拆除SPI總線FW引導(dǎo)。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于鄭州云海信息技術(shù)有限公司,未經(jīng)鄭州云海信息技術(shù)有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710779194.3/1.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類
G06F 電數(shù)字?jǐn)?shù)據(jù)處理
G06F11-00 錯(cuò)誤檢測(cè);錯(cuò)誤校正;監(jiān)控
G06F11-07 .響應(yīng)錯(cuò)誤的產(chǎn)生,例如,容錯(cuò)
G06F11-22 .在準(zhǔn)備運(yùn)算或者在空閑時(shí)間期間內(nèi),通過(guò)測(cè)試作故障硬件的檢測(cè)或定位
G06F11-28 .借助于檢驗(yàn)標(biāo)準(zhǔn)程序或通過(guò)處理作錯(cuò)誤檢測(cè)、錯(cuò)誤校正或監(jiān)控
G06F11-30 .監(jiān)控
G06F11-36 .通過(guò)軟件的測(cè)試或調(diào)試防止錯(cuò)誤
- SPI接口以及經(jīng)由SPI接口的串行通信方法
- VxWorks操作系統(tǒng)下實(shí)現(xiàn)驅(qū)動(dòng)SPI設(shè)備的方法和系統(tǒng)
- 一種解決SPI總線通信延時(shí)的SPI設(shè)備
- 一種基于FPGA的SPI接口配置方法
- 一種SPI ROM轉(zhuǎn)接板
- 一種高魯棒性SPI總線驅(qū)動(dòng)電路
- 基于ROM的SPI NOR FLASH識(shí)別方法、裝置、系統(tǒng)及存儲(chǔ)介質(zhì)
- 增強(qiáng)型SPI控制器以及操作SPI控制器的方法
- 一種基于SPI設(shè)備的信號(hào)驅(qū)動(dòng)系統(tǒng)及方法
- 一種多主一從的SPI安全通信裝置及通信方法
- 內(nèi)部總線系統(tǒng)
- 一種應(yīng)用于實(shí)時(shí)數(shù)據(jù)處理的多級(jí)總線系統(tǒng)
- 協(xié)議轉(zhuǎn)換裝置
- 基于FPGA的PCI總線控制器及控制方法
- 總線監(jiān)控系統(tǒng)、方法及裝置
- 總線電路以及智能貨架系統(tǒng)
- 用于控制串行數(shù)據(jù)總線系統(tǒng)的方法及總線節(jié)點(diǎn)
- 用于在串行數(shù)據(jù)總線系統(tǒng)中分配地址的方法及總線節(jié)點(diǎn)
- 驗(yàn)證先前分配給總線節(jié)點(diǎn)的地址的正確性的方法
- 用于初始化差分雙線數(shù)據(jù)總線的方法及傳送數(shù)據(jù)的方法
- 一種外掛芯片式遠(yuǎn)程刷新電源FIRMWARE的設(shè)計(jì)方法
- 固件升級(jí)方法及裝置
- 一種多環(huán)境下對(duì)NVDIMM進(jìn)行FW升級(jí)的方法
- 一種基于Windows系統(tǒng)的硬盤FW升級(jí)方法及系統(tǒng)
- 一種批量刷新NVME盤FW的方法
- 一種通過(guò)BIOS升級(jí)CPLD的系統(tǒng)及方法
- 一種BMC FW刷新方法、系統(tǒng)、設(shè)備及計(jì)算機(jī)介質(zhì)
- 硬盤自愈裝置、方法以及硬盤
- 一種數(shù)據(jù)更新方法及裝置
- 一種Flash在線校驗(yàn)備份及更新的方法和設(shè)備





