[發(fā)明專利]GOA電路有效
| 申請?zhí)枺?/td> | 201710745219.8 | 申請日: | 2017-08-25 |
| 公開(公告)號: | CN107393473B | 公開(公告)日: | 2018-11-23 |
| 發(fā)明(設計)人: | 薛炎;韓佰祥 | 申請(專利權(quán))人: | 深圳市華星光電半導體顯示技術(shù)有限公司 |
| 主分類號: | G09G3/3225 | 分類號: | G09G3/3225 |
| 代理公司: | 深圳市德力知識產(chǎn)權(quán)代理事務所 44265 | 代理人: | 林才桂;劉巍 |
| 地址: | 518132 廣東省深*** | 國省代碼: | 廣東;44 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | goa 電路 | ||
本發(fā)明涉及一種GOA電路。該GOA電路包括多個級聯(lián)的GOA單元,設n為自然數(shù),負責輸出第n級水平掃描信號的第n級GOA單元包括:上拉單元(10),上拉控制單元(20),下傳單元(30),下拉單元(40),下拉維持單元(50),以及自舉電容(Cbt);該上拉單元(10)連接第n級水平掃描信號輸出端(G(n)),第一節(jié)點(Q),第二節(jié)點(K),以及第一時鐘信號(CLKB);該上拉控制單元(20)連接第一節(jié)點(Q),第二節(jié)點(K),第三節(jié)點(N),第二時鐘信號(CLK),當前級級傳信號輸出端(Cout(n)),以及前一級級傳信號輸出端(Cout(n-1))或啟動脈沖(STV)。本發(fā)明的GOA電路可以有效的解決Q點電位維持問題,能夠?qū)崿F(xiàn)寬脈沖GOA信號輸出。
技術(shù)領(lǐng)域
本發(fā)明涉及顯示技術(shù)領(lǐng)域,尤其涉及一種GOA電路。
背景技術(shù)
有機發(fā)光二極管(OLED)顯示裝置具有自發(fā)光、驅(qū)動電壓低、發(fā)光效率高、響應時間短、清晰度與對比度高、近180°視角、使用溫度范圍寬,可實現(xiàn)柔性顯示與大面積全色顯示等諸多優(yōu)點,被業(yè)界公認為是最有發(fā)展?jié)摿Φ娘@示裝置。OLED顯示裝置按照驅(qū)動方式可以分為無源矩陣型OLED(Passive Matrix OLED,PMOLED)和有源矩陣型OLED(Active MatrixOLED,AMOLED)兩大類。其中,AMOLED具有呈陣列式排布的像素,屬于主動顯示類型,發(fā)光效能高,通常用作高清晰度的大尺寸顯示裝置。
目前AMOLED顯示面板的水平掃描線的驅(qū)動是由外接集成電路來實現(xiàn)的,外接集成電路可以控制各級行掃描線的逐級充電與放電,而采用陣列基板行驅(qū)動(GOA,Gate Driveron Array)方法,可以將行掃描驅(qū)動電路集成在顯示面板的陣列基板上,顯著的減少外接IC(芯片)的使用量,從而降低了顯示面板的生產(chǎn)成本以及功耗,并且能夠?qū)崿F(xiàn)顯示裝置的窄邊框化。GOA電路中Q點是控制輸出信號高電平的TFT柵極點,當Q點處于高電位時,TFT處于開啟狀態(tài),輸出信號保持高電位。因此,在實際工作過程中,Q點電位的維持能力是保證GOA電路穩(wěn)定輸出的關(guān)鍵所在。在Q點電位維持階段,Q點電位難以長期維持,容易導致GOA電路失效,這是現(xiàn)在GOA電路設計的難點。
發(fā)明內(nèi)容
因此,本發(fā)明的目的在于提供一種GOA電路,解決Q點電位維持問題。
為實現(xiàn)上述目的,本發(fā)明提供了一種GOA電路,包括多個級聯(lián)的GOA單元,設n為自然數(shù),負責輸出第n級水平掃描信號的第n級GOA單元包括:上拉單元,上拉控制單元,下傳單元,下拉單元,下拉維持單元,以及自舉電容;該上拉單元連接第n級水平掃描信號輸出端,第一節(jié)點,第二節(jié)點,以及第一時鐘信號;該上拉控制單元連接第一節(jié)點,第二節(jié)點,第三節(jié)點,第二時鐘信號,當前級級傳信號輸出端,以及前一級級傳信號輸出端或啟動脈沖;該下傳單元連接第一節(jié)點,當前級級傳信號輸出端,以及第一時鐘信號;該下拉單元連接第n級水平掃描信號輸出端,第一節(jié)點,第三節(jié)點,下一級級傳信號輸出端,第一直流低電壓,以及第二直流低電壓;該下拉維持單元連接第一節(jié)點,第二節(jié)點,第三節(jié)點,第n級水平掃描信號輸出端,當前級級傳信號輸出端,直流高電壓,第一直流低電壓,以及第二直流低電壓;該自舉電容兩端分別連接第一節(jié)點和第n級水平掃描信號輸出端。
其中,第一時鐘信號、第二時鐘信號是波形相反的交流信號。
其中,該上拉控制單元包括:
第一薄膜晶體管,其柵極連接第二時鐘信號,源極和漏極分別連接第三節(jié)點和前一級級傳信號輸出端或啟動脈沖;
第二薄膜晶體管,其柵極連接第二時鐘信號,源極和漏極分別連接第三節(jié)點和第一節(jié)點;
第三薄膜晶體管,其柵極連接當前級級傳信號輸出端,源極和漏極分別連接第二節(jié)點和第三節(jié)點。
其中,當n=1時,第一薄膜晶體管的源極和漏極分別連接第三節(jié)點和啟動脈沖。
其中,該上拉單元包括:
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于深圳市華星光電半導體顯示技術(shù)有限公司,未經(jīng)深圳市華星光電半導體顯示技術(shù)有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710745219.8/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





