[發(fā)明專利]頻率合成器在審
| 申請?zhí)枺?/td> | 201710660815.6 | 申請日: | 2017-08-04 |
| 公開(公告)號: | CN107872224A | 公開(公告)日: | 2018-04-03 |
| 發(fā)明(設計)人: | 周楙軒;張志強;楊忠杰 | 申請(專利權)人: | 臺灣積體電路制造股份有限公司 |
| 主分類號: | H03L7/197 | 分類號: | H03L7/197 |
| 代理公司: | 北京律盟知識產(chǎn)權代理有限責任公司11287 | 代理人: | 路勇 |
| 地址: | 中國臺灣新竹市*** | 國省代碼: | 臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 頻率 合成器 | ||
技術領域
本揭露涉及一種頻率合成器,且更尤其涉及一種可用于諸如高速電路及/或無線電路等裝置的計數(shù)鎖定回路(CLL)頻率合成器。
背景技術
電子電路通常包含一種用于產(chǎn)生一或多個已知頻率的系統(tǒng)。此類已知頻率通常與時鐘信號有關。時鐘信號可使用振蕩器電路及/或頻率合成器來產(chǎn)生。振蕩器電路通常能夠產(chǎn)生單個時鐘信號。但頻率合成器通常能夠使用單個參考信號來產(chǎn)生多個時鐘信號。所述參考信號可由振蕩器電路產(chǎn)生。典型頻率合成器電路可利用鎖相回路(PLL)電路。PLL電路包含反饋回路。PLL的回路濾波器占據(jù)相對大區(qū)域且所述回路可遭受二階閉合回路或較高階閉合回路的穩(wěn)定性問題。另外,諸如電壓控制振蕩器(VCO)及/或數(shù)字控制振蕩器(DCO)等存在于典型頻率合成器電路中的模擬塊可對特定程序敏感。
發(fā)明內(nèi)容
根據(jù)本發(fā)明的實施例,一種頻率合成器包括:參考振蕩器,其經(jīng)配置以產(chǎn)生具有參考頻率的第一時鐘信號;除法器控制器,其經(jīng)配置以接收所述第一時鐘信號、第二時鐘信號及乘數(shù)值,所述除法器控制器經(jīng)配置以獲得所述第一時鐘信號的頻率對所述第二時鐘信號的頻率的比率且將所述所得比率除以所述乘數(shù)值以獲得控制器輸出值;及除法器,其經(jīng)配置以接收所述第一時鐘信號及所述控制器輸出值且輸出具有等于所述第一時鐘信號的所述頻率除以所述控制器輸出值的頻率的輸出時鐘信號。
根據(jù)本發(fā)明的實施例,一種用于產(chǎn)生輸出時鐘信號的方法包括:接收第一時鐘信號及第二時鐘信號;接收乘數(shù)值;獲得所述第一時鐘信號的頻率對所述第二時鐘信號的頻率的比率;通過將所述所得比率除以所述乘數(shù)值而計算控制器輸出;及將所述第一時鐘信號的所述頻率除以所述控制器輸出值以獲得輸出時鐘信號。
根據(jù)本發(fā)明的實施例,一種頻率合成器包括:參考振蕩器,其經(jīng)配置以產(chǎn)生具有參考頻率的第一時鐘信號;除法器控制器,其包括第一計數(shù)器電路、比較電路及第二計數(shù)器電路,所述除法器控制器經(jīng)配置以接收所述第一時鐘信號、第二時鐘信號及乘數(shù)值,所述除法器控制器經(jīng)配置以獲得所述第一時鐘信號的頻率對所述第二時鐘信號的頻率的比率且將所述所得比率除以所述乘數(shù)值以獲得控制器輸出值;除法器,其經(jīng)配置以接收所述第一時鐘信號及所述控制器輸出值且輸出具有等于所述第一時鐘信號的所述頻率除以所述控制器輸出值的頻率的輸出時鐘信號;及反饋回路,其經(jīng)配置以將誤差信息從所述除法器控制器傳遞到所述參考振蕩器以使所述參考振蕩器能夠調(diào)整所述第一時鐘信號的所述頻率且減小所述輸出時鐘信號的實際頻率與所述輸出時鐘信號的所要頻率之間的頻率誤差。
附圖說明
當與附圖一起閱讀時,依據(jù)以下詳細說明最佳地理解本揭露的方面。注意,根據(jù)行業(yè)中的標準實踐,各種構件并未按比例繪制。實際上,為論述清晰起見,可任意地增加或減小各種構件的尺寸。
圖1是根據(jù)某些實施例的頻率合成器的實例的示意圖。
圖2是圖解說明根據(jù)某些實施例的圖1的頻率合成器的操作的時序圖。
圖3是根據(jù)某些實施例的除法器控制器的實例的示意圖。
圖4是圖解說明根據(jù)某些實施例的圖3的除法器控制器的操作的時序圖。
圖5是闡述根據(jù)某些實施例的圖1的頻率合成器在不同輸出頻率下的操作的例示性表格。
圖6是圖解說明根據(jù)某些實施例的圖3的除法器控制器的第一誤差減小操作的時序圖。
圖7是圖解說明根據(jù)某些實施例的圖3的除法器控制器的第二誤差減小操作的時序圖。
圖8是根據(jù)某些實施例的頻率合成器的第二實例的示意圖。
圖9是闡述根據(jù)某些實施例的圖8的頻率合成器在不同輸出頻率下的操作的例示性表格。
圖10是圖解說明根據(jù)某些實施例的本文中所闡述的頻率合成器的實例的操作的流程圖。
具體實施方式
以下揭露內(nèi)容提供用于實施所提供目標物的不同構件的諸多不同實施例或實例。為了簡化本揭露,下文闡述組件及布置的特定實例。當然,此類組件及布置僅是實例且并不意欲是限制性的。舉例來說,以下說明中的第一構件形成在第二構件上方或所述第二構件上可包含其中第一構件與第二構件直接接觸地形成的實施例,且還可包含其中額外構件可形成在第一構件與第二構件之間使得第一構件與第二構件可不直接接觸的實施例。另外,本揭露可在各種實例中重復組件符號及/或字母。此重復是出于簡化及清晰目的且本身不指定所論述的各種實施例及/或配置之間的關系。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于臺灣積體電路制造股份有限公司,未經(jīng)臺灣積體電路制造股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710660815.6/2.html,轉載請聲明來源鉆瓜專利網(wǎng)。





