[發(fā)明專利]讀取電路和讀取方法有效
| 申請?zhí)枺?/td> | 201710651087.2 | 申請日: | 2017-08-02 |
| 公開(公告)號: | CN107424644B | 公開(公告)日: | 2020-06-09 |
| 發(fā)明(設(shè)計)人: | 李文曉;陳杰生 | 申請(專利權(quán))人: | 上海兆芯集成電路有限公司 |
| 主分類號: | G11C7/10 | 分類號: | G11C7/10;G11C11/419 |
| 代理公司: | 北京林達劉知識產(chǎn)權(quán)代理事務(wù)所(普通合伙) 11277 | 代理人: | 劉新宇 |
| 地址: | 201203 上海市浦東新區(qū)上*** | 國省代碼: | 上海;31 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 讀取 電路 方法 | ||
1.一種讀取電路,其特征在于,包括:
靈敏放大器電路,耦接第一位線和第二位線,以連接儲存裝置,且包括第一反向器以及第二反向器,其中上述第一位線耦接至上述第一反向器的第一P型晶體管的源極,且上述第二位線耦接至上述第二反向器的第二P型晶體管的源極;以及
鎖存器電路,耦接上述靈敏放大器電路,且輸出上述靈敏放大器電路產(chǎn)生的輸出信號。
2.根據(jù)權(quán)利要求1所述的讀取電路,其特征在于,上述靈敏放大器電路接收預(yù)充電控制信號,在初始階段時,上述預(yù)充電控制信號使得對應(yīng)上述第一位線的第一節(jié)點、對應(yīng)上述第二位線的第二節(jié)點、對應(yīng)上述靈敏放大器電路的第一輸出端的第三節(jié)點以及對應(yīng)上述靈敏放大器電路的第二輸出端的第四節(jié)點都預(yù)先充電到初始電位。
3.根據(jù)權(quán)利要求2所述的讀取電路,其特征在于,上述鎖存器電路為單端輸出鎖存器電路。
4.根據(jù)權(quán)利要求3所述的讀取電路,其特征在于,當(dāng)上述單端輸出鎖存器電路接收到上述預(yù)充電控制信號時,上述單端輸出鎖存器電路處于導(dǎo)通狀態(tài)或者鎖存狀態(tài)。
5.根據(jù)權(quán)利要求2所述的讀取電路,其特征在于,在延遲階段時,上述第一節(jié)點和上述第三節(jié)點導(dǎo)通,且上述第二節(jié)點和上述第四節(jié)點導(dǎo)通。
6.根據(jù)權(quán)利要求5所述的讀取電路,其特征在于,在上述延遲階段時,上述儲存裝置對上述第一位線進行放電,且上述第二位線的電位維持不變。
7.根據(jù)權(quán)利要求2所述的讀取電路,其特征在于,當(dāng)上述靈敏放大器電路接收到放大啟動信號時,上述第一節(jié)點和上述第三節(jié)點斷開,且上述第二節(jié)點和上述第四節(jié)點斷開,且上述第一反向器及上述第二反向器放大在上述第三節(jié)點和上述第四節(jié)點的電壓差,以產(chǎn)生上述輸出信號。
8.根據(jù)權(quán)利要求7所述的讀取電路,其特征在于,當(dāng)上述預(yù)充電控制信號、上述放大啟動信號以及字線信號由高電位變?yōu)?時,上述鎖存器電路輸出上述輸出信號至輸出節(jié)點,并鎖存上述輸出信號。
9.根據(jù)權(quán)利要求2所述的讀取電路,其特征在于,還包括:
匹配電路,耦接上述靈敏放大器電路的上述第四節(jié)點,其中上述匹配電路根據(jù)上述鎖存器電路被配置。
10.一種讀取方法,其特征在于,適用讀取電路,且包括:
通過上述讀取電路從第一位線和第二位線讀取儲存裝置的數(shù)據(jù),其中上述第一位線耦接至上述讀取電路的第一反向器的第一P型晶體管的源極,且上述第二位線耦接至上述讀取電路的第二反向器的第二P型晶體管的源極;
通過上述讀取電路的靈敏放大器電路產(chǎn)生輸出信號;以及
通過上述讀取電路的鎖存器電路輸出上述輸出信號。
11.根據(jù)權(quán)利要求10所述的讀取方法,其特征在于,還包括:
接收預(yù)充電控制信號,在初始階段時,上述預(yù)充電控制信號使得對應(yīng)上述第一位線的第一節(jié)點、對應(yīng)上述第二位線的第二節(jié)點、對應(yīng)上述靈敏放大器電路的第一輸出端的第三節(jié)點以及對應(yīng)上述靈敏放大器電路的第二輸出端的第四節(jié)點預(yù)先充電到初始電位。
12.根據(jù)權(quán)利要求11所述的讀取方法,其特征在于,上述鎖存器電路為單端輸出鎖存器電路。
13.根據(jù)權(quán)利要求12所述的讀取方法,其特征在于,當(dāng)上述單端輸出鎖存器電路接收到上述預(yù)充電控制信號時,上述單端輸出鎖存器電路處于導(dǎo)通狀態(tài)或者鎖存狀態(tài)。
14.根據(jù)權(quán)利要求11所述的讀取方法,其特征在于,還包括:
在延遲階段時,導(dǎo)通上述第一節(jié)點和上述第三節(jié)點,且導(dǎo)通上述第二節(jié)點和上述第四節(jié)點。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于上海兆芯集成電路有限公司,未經(jīng)上海兆芯集成電路有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710651087.2/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:一種3D曲面玻璃的快速測量裝置
- 下一篇:一種平洞洞向測量裝置





