[發(fā)明專利]一種數(shù)據(jù)傳輸方法、電子設(shè)備及服務(wù)器有效
| 申請?zhí)枺?/td> | 201710631658.6 | 申請日: | 2017-07-28 |
| 公開(公告)號: | CN107402895B | 公開(公告)日: | 2020-07-24 |
| 發(fā)明(設(shè)計(jì))人: | 連政鈞 | 申請(專利權(quán))人: | 聯(lián)想(北京)有限公司 |
| 主分類號: | G06F13/38 | 分類號: | G06F13/38;G06F13/42;G06F12/1036 |
| 代理公司: | 北京集佳知識產(chǎn)權(quán)代理有限公司 11227 | 代理人: | 王寶筠 |
| 地址: | 100085 北京市*** | 國省代碼: | 北京;11 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 數(shù)據(jù)傳輸 方法 電子設(shè)備 服務(wù)器 | ||
本申請公開了一種數(shù)據(jù)傳輸方法、電子設(shè)備及服務(wù)器,數(shù)據(jù)傳輸方法應(yīng)用于數(shù)據(jù)存儲裝置,數(shù)據(jù)存儲裝置上設(shè)置有PCIE接口,方法包括:利用所述數(shù)據(jù)存儲裝置中的PCIE接口傳輸目標(biāo)數(shù)據(jù)。本申請通過在數(shù)據(jù)存儲裝置上設(shè)置PCIE接口來向其他數(shù)據(jù)存儲裝置傳輸目標(biāo)數(shù)據(jù),從而避開switch端口傳輸目標(biāo)數(shù)據(jù),去掉switch端口傳輸數(shù)據(jù)造成的傳輸瓶頸,由此來提高數(shù)據(jù)傳輸效率。
技術(shù)領(lǐng)域
本申請涉及數(shù)據(jù)處理技術(shù)領(lǐng)域,特別涉及一種數(shù)據(jù)傳輸方法、電子設(shè)備及服務(wù)器。
背景技術(shù)
目前,在多個數(shù)據(jù)存儲裝置如數(shù)據(jù)中心或服務(wù)器之間進(jìn)行數(shù)據(jù)傳輸時,通常是利用數(shù)據(jù)存儲區(qū)域之間的switch端口進(jìn)行數(shù)據(jù)傳輸。而switch端口的數(shù)據(jù)傳輸通常會因?yàn)閿?shù)據(jù)傳輸量較大而成為數(shù)據(jù)傳輸?shù)钠款i,造成數(shù)據(jù)傳輸效率大幅度降低的情況。
發(fā)明內(nèi)容
有鑒于此,本申請的目的是提供一種數(shù)據(jù)傳輸方法、電子設(shè)備及服務(wù)器,用以解決現(xiàn)有技術(shù)中數(shù)據(jù)存儲裝置進(jìn)行數(shù)據(jù)傳輸時效率較低的技術(shù)問題。
本申請?zhí)峁┝艘环N數(shù)據(jù)傳輸方法,應(yīng)用于數(shù)據(jù)存儲裝置,所述數(shù)據(jù)存儲裝置上設(shè)置有高速串行計(jì)算機(jī)擴(kuò)展總線標(biāo)準(zhǔn)(peripheral component interconnect express,PCIE)接口,所述方法包括:
利用所述數(shù)據(jù)存儲裝置中的PCIE接口傳輸目標(biāo)數(shù)據(jù)。
上述方法,優(yōu)選的,利用所述數(shù)據(jù)存儲裝置中的PCIE接口傳輸目標(biāo)數(shù)據(jù),包括:
利用第一數(shù)據(jù)存儲裝置中的PCIE接口將目標(biāo)數(shù)據(jù)存儲到所述第一數(shù)據(jù)存儲裝置中的第一存儲空間中;
將所述第一存儲空間中的目標(biāo)數(shù)據(jù)利用以太網(wǎng)接口傳輸?shù)降诙?shù)據(jù)存儲裝置中的第二存儲空間中,以提供給所述第二數(shù)據(jù)存儲裝置進(jìn)行讀取。
上述方法,優(yōu)選的,還包括:
利用所述數(shù)據(jù)存儲裝置上的switch端口傳輸所述數(shù)據(jù)存儲裝置上的控制信息,所述控制信息與所述目標(biāo)數(shù)據(jù)不同。
上述方法,優(yōu)選的,利用所述數(shù)據(jù)存儲裝置中的PCIE接口傳輸目標(biāo)數(shù)據(jù),包括:
利用第一數(shù)據(jù)存儲裝置中的PCIE接口將目標(biāo)數(shù)據(jù)存儲到第一數(shù)據(jù)存儲裝置中的第一存儲空間中;
將所述第一存儲空間中的目標(biāo)數(shù)據(jù)利用以太網(wǎng)接口傳輸?shù)降诙?shù)據(jù)存儲裝置中的第二存儲空間中;
利用所述第一數(shù)據(jù)存儲裝置上的switch端口向所述第二數(shù)據(jù)存儲裝置發(fā)送控制信息,以提供給所述第二數(shù)據(jù)存儲裝置基于所述控制信息從第二存儲空間中讀取目標(biāo)數(shù)據(jù)。
上述方法,優(yōu)選的,利用所述數(shù)據(jù)存儲裝置中的PCIE接口傳輸目標(biāo)數(shù)據(jù),包括:
將第一數(shù)據(jù)存儲裝置中的目標(biāo)數(shù)據(jù)映射到所述第一數(shù)據(jù)存儲裝置中的PCIE接口對應(yīng)的內(nèi)存空間,以提供給第二數(shù)據(jù)存儲裝置利用PCIE接口進(jìn)行讀取。
上述方法,優(yōu)選的,還包括:
利用所述數(shù)據(jù)存儲裝置中的以太網(wǎng)接口傳輸通知消息。
本申請還提供了一種電子設(shè)備,包括:數(shù)據(jù)存儲裝置及設(shè)置在所述數(shù)據(jù)存儲裝置上的PCIE接口,還包括:
處理器,所述處理器用于控制所述數(shù)據(jù)存儲裝置利用PCIE接口傳輸目標(biāo)數(shù)據(jù)。
本申請還提供了一種服務(wù)器,所述服務(wù)器上設(shè)置有PCIE接口,所述服務(wù)器利用所述PCIE接口傳輸目標(biāo)數(shù)據(jù)。
由上述方案可知,本申請?zhí)峁┑囊环N數(shù)據(jù)傳輸方法、電子設(shè)備及服務(wù)器,通過在數(shù)據(jù)存儲裝置上設(shè)置PCIE接口來向其他數(shù)據(jù)存儲裝置傳輸目標(biāo)數(shù)據(jù),從而避開switch端口傳輸目標(biāo)數(shù)據(jù),去掉switch端口傳輸數(shù)據(jù)造成的傳輸瓶頸,由此來提高數(shù)據(jù)傳輸效率。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于聯(lián)想(北京)有限公司,未經(jīng)聯(lián)想(北京)有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710631658.6/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 一種并發(fā)數(shù)據(jù)傳輸控制方法、裝置及終端
- 數(shù)據(jù)傳輸處理方法和數(shù)據(jù)傳輸器
- 一種數(shù)據(jù)傳輸方法及裝置
- 數(shù)據(jù)傳輸方法、裝置及設(shè)備
- 一種數(shù)據(jù)傳輸終端、方法及系統(tǒng)
- 一種物聯(lián)網(wǎng)數(shù)據(jù)傳輸方式的選擇方法和裝置
- 數(shù)據(jù)傳輸方法、數(shù)據(jù)傳輸裝置及計(jì)算機(jī)可讀存儲介質(zhì)
- 一種基于電價的非實(shí)時數(shù)據(jù)傳輸調(diào)度方法
- 基于云計(jì)算的數(shù)據(jù)傳輸處理方法、裝置及系統(tǒng)
- 一種數(shù)據(jù)處理方法、裝置及存儲介質(zhì)





