[發明專利]Δ-Σ調制器有效
| 申請號: | 201710626714.7 | 申請日: | 2017-07-27 |
| 公開(公告)號: | CN107769790B | 公開(公告)日: | 2021-01-26 |
| 發明(設計)人: | 邱寶成;謝弘毅 | 申請(專利權)人: | 聯發科技股份有限公司 |
| 主分類號: | H03M3/00 | 分類號: | H03M3/00 |
| 代理公司: | 深圳市威世博知識產權代理事務所(普通合伙) 44280 | 代理人: | 何青瓦 |
| 地址: | 中國臺灣新竹市*** | 國省代碼: | 臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 調制器 | ||
1.一種Δ-Σ調制器,其特征在于,包括:接收電路、回路濾波器、量化器、動態組件匹配電路和數字至模擬轉換器;
所述接收電路用于接收反饋信號和輸入信號,并通過將所述輸入信號減去所述反饋信號來計算差值,以產生求和信號;
所述回路濾波器耦接于所述接收電路,用于接收所述求和信號,并對所述求和信號進行濾波,以產生濾波求和信號;
所述量化器耦接于所述回路濾波器,用于根據所述濾波求和信號產生數字輸出信號;
所述動態組件匹配電路耦接于所述量化器,用于接收所述數字輸出信號,以產生整形數字輸出信號,所述整形數字輸出信號用于對所述數字至模擬轉換器內的組件失配進行整形;以及
所述數字至模擬轉換器耦接于所述動態組件匹配電路和所述接收電路,用于對所述整形數字輸出信號執行數字至模擬轉換操作,以產生所述反饋信號給所述接收電路;
其中,所述動態組件匹配電路和所述數字至模擬轉換器所使用的時鐘信號具有相同的頻率,以及,所述動態組件匹配電路和所述數字至模擬轉換器所使用的時鐘信號具有比所述量化器所使用的時鐘信號更高的頻率。
2.根據權利要求1所述的Δ-Σ調制器,其特征在于,所述量化器所使用的時鐘信號具有第一頻率,所述動態組件匹配電路和所述數字至模擬轉換器所使用的時鐘信號具有第二頻率,以及,所述第一頻率是通過對所述第二頻率進行分頻獲得的。
3.根據權利要求1所述的Δ-Σ調制器,其特征在于,所述量化器所使用的時鐘信號具有第一頻率,所述動態組件匹配電路和所述數字至模擬轉換器所使用的時鐘信號具有第二頻率,以及,所述第一頻率和所述第二頻率是可編程的或者是受處理器控制的。
4.根據權利要求1所述的Δ-Σ調制器,其特征在于,所述Δ-Σ調制器包括連續時間Δ-Σ調制器和離散時間Δ-Σ調制器。
5.根據權利要求1所述的Δ-Σ調制器,其特征在于,所述Δ-Σ調制器是離散時間Δ-Σ調制器,所述量化器所使用的時鐘信號具有第一頻率,所述動態組件匹配電路所使用的時鐘信號具有第二頻率,所述第二頻率高于所述第一頻率,以及,所述回路濾波器使用具有所述第一頻率的時鐘信號和具有所述第二頻率的時鐘信號。
6.根據權利要求5所述的Δ-Σ調制器,其特征在于,所述回路濾波器包括多個級,所述多個級中的第一級使用具有所述第二頻率的時鐘信號,以及,所述多個級中位于所述第一級之后的后續級使用具有所述第一頻率的時鐘信號。
7.根據權利要求5所述的Δ-Σ調制器,其特征在于,所述回路濾波器包括多個級,所述多個級中至少第一級使用具有所述第二頻率的時鐘信號,以及,所述多個級中的其它級使用具有所述第一頻率的時鐘信號。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于聯發科技股份有限公司,未經聯發科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710626714.7/1.html,轉載請聲明來源鉆瓜專利網。





