[發(fā)明專利]鎖相回路和分頻器有效
| 申請?zhí)枺?/td> | 201710474840.5 | 申請日: | 2017-06-21 |
| 公開(公告)號: | CN107294531B | 公開(公告)日: | 2020-09-11 |
| 發(fā)明(設計)人: | 周永奇;王曉光;李颿 | 申請(專利權)人: | 上海兆芯集成電路有限公司 |
| 主分類號: | H03L7/18 | 分類號: | H03L7/18;H03L7/197 |
| 代理公司: | 北京市柳沈律師事務所 11105 | 代理人: | 徐協成 |
| 地址: | 201203 上海市張*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 回路 分頻器 | ||
1.一種鎖相回路,包括:
差異積分調制器,接收輸入信號;
譯碼器,耦接上述差異積分調制器,產生分頻比的整數位以及該分頻比的小數位;以及
分頻器,耦接上述譯碼器,接收上述分頻比的整數位和上述分頻比的小數位,且根據控制信號切換至整數分頻模式或小數分頻模式,
其中上述分頻器包括:
整數分頻器,接收上述分頻比的整數位;以及
分頻器時鐘產生電路,接收上述分頻比的小數位以及上述控制信號,
當該分頻器切換至上述整數分頻模式時,上述分頻器時鐘產生電路是部分致能狀態(tài);以及
當該分頻器切換至上述小數分頻模式時,上述分頻器時鐘產生電路是完全致能狀態(tài)。
2.如權利要求1所述的鎖相回路,其中上述譯碼器包括:
第一譯碼器,包括乘法電路,耦接上述差異積分調制器,產生上述差異積分調制器的該輸入信號;以及
第二譯碼器,包括與上述乘法電路對應的除法電路,耦接上述差異積分調制器、接收上述差異積分調制器的輸出信號,以及產生上述分頻比的整數位和上述分頻比的小數位。
3.如權利要求1所述的鎖相回路,中有2n-1個相位間隔為2π/2n-1的時鐘信號輸入上述分頻器時鐘產生電路,n為自然數;
當上述分頻比的小數位是第一信號,上述分頻器時鐘產生電路的輸出時鐘信號自2n-1個相位間隔為2π/2n-1的時鐘信號中的第一時鐘信號切換到第二時鐘信號;以及
當上述分頻比的小數位是第二信號,上述分頻器時鐘產生電路的輸出時鐘信號自2n-1個相位間隔為2π/2n-1的時鐘信號中的第一時鐘信號切換到第二時鐘信號,再自該第二時鐘信號切換到該第一時鐘信號。
4.一種分頻器,包括:
整數分頻器,接收分頻比的整數位;以及
分頻器時鐘產生電路,耦接至上述整數分頻器,以及接收分頻比的小數位和控制信號,
其中上述分頻器時鐘產生電路,根據上述控制信號切換該分頻器至整數分頻模式或小數分頻模式,
當該分頻器切換至上述整數分頻模式時,上述分頻器時鐘產生電路是部分致能狀態(tài);以及
當該分頻器切換至上述小數分頻模式時,上述分頻器時鐘產生電路是完全致能狀態(tài)。
5.如權利要求4所述的分頻器,其中有2n-1個相位間隔為2π/2n-1的時鐘信號輸入上述分頻器時鐘產生電路,n為自然數;
當上述分頻比的小數位是第一信號,上述分頻器時鐘產生電路的輸出時鐘信號自2n-1個相位間隔為2π/2n-1的時鐘信號中的第一時鐘信號切換到第二時鐘信號;以及
當上述分頻比的小數位是第二信號,上述分頻器時鐘產生電路的輸出時鐘信號自2n-1個相位間隔為2π/2n-1的時鐘信號中的第一時鐘信號切換到第二時鐘信號,再自該第二時鐘信號切換到該第一時鐘信號。
6.一種鎖相方法,適用鎖相回路,包括:
藉由第一譯碼器進行乘法操作,產生差異積分調制器的輸入信號;
藉由第二譯碼器接收上述差異積分調制器的輸出信號,進行與乘法操作相應的除法操作,產生分頻比的整數位以及分頻比的小數位;
傳送上述分頻比的整數位和上述分頻比的小數位至分頻器;以及
根據控制信號,決定上述分頻器切換至整數分頻模式或小數分頻模式,
所述鎖相方法還包括:
當該分頻器切換至上述整數分頻模式時,部分致能上述分頻器的分頻器時鐘產生電路;以及
當該分頻器切換至上述小數分頻模式時,完全致能上述分頻器的上述分頻器時鐘產生電路。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于上海兆芯集成電路有限公司,未經上海兆芯集成電路有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710474840.5/1.html,轉載請聲明來源鉆瓜專利網。





