[發明專利]一種感應測井直耦信號自動對消裝置有效
| 申請號: | 201710473963.7 | 申請日: | 2017-06-21 |
| 公開(公告)號: | CN107037489B | 公開(公告)日: | 2018-12-18 |
| 發明(設計)人: | 管國云;聶在平;孫向陽 | 申請(專利權)人: | 電子科技大學 |
| 主分類號: | G01V3/28 | 分類號: | G01V3/28;G01V3/38 |
| 代理公司: | 成都正華專利代理事務所(普通合伙) 51229 | 代理人: | 李林合;李蕊 |
| 地址: | 611731 四川省成*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 感應 測井 信號 自動 對消 裝置 | ||
1.一種感應測井直耦信號自動對消裝置,其特征在于,包括:
加法運算電路模塊,用于對感應測井儀接收線圈接收到的混合信號以及相位補償信號輸出模塊產生的補償信號進行疊加,形成復合信號;
信號放大濾波調理模塊,用于對加法運算電路模塊輸出的復合信號進行信號放大濾波調理;
ADC采樣模塊,用于對經信號放大濾波調理模塊調理后的復合信號進行ADC采樣,將模擬信號轉換成數字信號;
FPGA可編程門陣列模塊,用于讀取ADC采樣后的數據并累加,向DSP主控模塊上傳ADC采樣累加后的數據,以及接收來自DSP主控模塊的命令并采取相應操作;
DSP主控模塊,用于對整個感應測井儀進行控制,并對ADC采樣累加后的數據進行DPSD相敏檢波運算;
相位補償信號輸出模塊,用于產生補償信號;
增益調節控制模塊,用于對補償信號進行增益調節;
參考信號切換模塊,用于當感應測井儀具有多個發射線圈時切換至當前處于發射狀態下的發射線圈耦合輸出的參考信號;
所述加法運算電路模塊、信號放大濾波調理模塊、ADC采樣模塊、FPGA可編程門陣列模塊、相位補償信號輸出模塊、增益調節控制模塊順次連接;所述加法運算電路模塊的輸入端分別與感應測井儀的接收線圈及增益調節控制模塊的輸出端連接;所述ADC采樣模塊的輸入端與感應測井儀的發射線圈連接;所述FPGA可編程門陣列模塊還分別與信號放大濾波調理模塊及增益調節控制模塊連接;所述DSP主控模塊通過數據總線及地址總線與FPGA可編程門陣列模塊通信連接。
2.根據權利要求1所述的感應測井直耦信號自動對消裝置,其特征在于,所述信號放大濾波調理模塊包括:
低噪聲濾波放大器,用于對復合信號進行低噪聲放大處理;
帶通濾波器,用于對復合信號進行帶通濾波處理;
程控運放器,用于對復合信號進行程控放大處理;
所述低噪聲濾波放大器的輸入端為信號放大濾波調理模塊的輸入端;低噪聲濾波放大器、帶通濾波器、程控運放器順次連接;所述程控運放器的輸出端為信號放大濾波調理模塊的輸出端;所述FPGA可編程門陣列模塊與程控運放器連接,用于調節程控運放器的增益。
3.根據權利要求1所述的感應測井直耦信號自動對消裝置,其特征在于,所述相位補償信號輸出模塊包括:
DDS數字頻率合成器,用于產生并輸出補償信號;
DAC數模轉換器,用于調整DDS數字頻率合成器的輸出幅度;
所述FPGA可編程門陣列模塊分別與DDS數字頻率合成器、DAC數模轉換器連接,用于控制DDS數字頻率合成器、DAC數模轉換器的輸出;所述DDS數字頻率合成器的輸入端與DAC數模轉換器連接,輸出端為相位補償信號輸出模塊的輸出端。
4.根據權利要求1所述的感應測井直耦信號自動對消裝置,其特征在于,所述增益調節控制模塊包括:
LC低通濾波器,用于對補償信號進行低通濾波處理;
低噪聲放大器,用于對補償信號進行低噪聲放大處理;
模擬開關電阻網絡,用于調節低噪聲放大器;
所述LC低通濾波器的輸入端為增益調節控制模塊的輸入端,輸出端與低噪聲放大器的輸入端連接;所述低噪聲放大器的輸出端為增益調節控制模塊的輸出端,輸入端還與模擬開關電阻網絡連接;所述FPGA可編程門陣列模塊與模擬開關電阻網絡連接,用于控制模擬開關電阻網絡的電阻大小。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于電子科技大學,未經電子科技大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710473963.7/1.html,轉載請聲明來源鉆瓜專利網。





