[發(fā)明專利]一種振蕩器電路及非易失性存儲器在審
| 申請?zhí)枺?/td> | 201710439190.0 | 申請日: | 2017-06-12 |
| 公開(公告)號: | CN107370474A | 公開(公告)日: | 2017-11-21 |
| 發(fā)明(設(shè)計)人: | 胡俊;舒清明 | 申請(專利權(quán))人: | 合肥格易集成電路有限公司;北京兆易創(chuàng)新科技股份有限公司 |
| 主分類號: | H03K3/03 | 分類號: | H03K3/03;G11C16/30 |
| 代理公司: | 北京潤澤恒知識產(chǎn)權(quán)代理有限公司11319 | 代理人: | 莎日娜 |
| 地址: | 230601 安徽省*** | 國省代碼: | 安徽;34 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 振蕩器 電路 非易失性存儲器 | ||
1.一種振蕩器電路,其特征在于,包括:
第一反相模塊和第二反相模塊,所述第一反相模塊和所述第二反相模塊分別包括N個相同的反相單元,N為大于0的整數(shù),當(dāng)N為奇數(shù)時,所述第一反相模塊中的N個反相單元互相串聯(lián),所述第二反相模塊中的N個反相單元互相串聯(lián),當(dāng)N為偶數(shù)時,所述第一反相模塊中的N個反相單元串聯(lián),所述第二反相模塊中的N個反相單元串聯(lián),所述第一反相模塊的輸入端與所述第二反相模塊的輸出端連接,所述第一反相模塊的輸出端與所述第二反相模塊的輸入端連接;
N個鎖存器,所述鎖存器的一端連接在所述第一反相模塊中兩個串聯(lián)的反相單元之間,所述鎖存器的另一端連接在所述第二反相模塊中兩個串聯(lián)的反相單元之間,所述鎖存器的一端輸出第一時鐘信號,所述鎖存器的另一端輸出第二時鐘信號。
2.根據(jù)權(quán)利要求1所述的振蕩器電路,其特征在于,所述反相單元包括至少一個反相器。
3.根據(jù)權(quán)利要求2所述的振蕩器電路,其特征在于,所述反相器為具有尾電流源限制的反相器。
4.根據(jù)權(quán)利要求1所述的振蕩器電路,其特征在于,所述鎖存器包括兩個反相器,所述兩個反相器互相串聯(lián)。
5.一種非易失性存儲器,其特征在于,包括多個并聯(lián)的電荷泵電路和至少一個權(quán)利要求1-4中任一項所述的振蕩器電路,所述至少一個振蕩器電路為所述多個并聯(lián)的電荷泵電路提供時鐘信號。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于合肥格易集成電路有限公司;北京兆易創(chuàng)新科技股份有限公司,未經(jīng)合肥格易集成電路有限公司;北京兆易創(chuàng)新科技股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710439190.0/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 處理器、存儲器、計算機(jī)系統(tǒng)、系統(tǒng)LSI及其驗證方法
- 半導(dǎo)體器件和IC卡
- 安全的非易失性存儲器裝置以及對其中的數(shù)據(jù)進(jìn)行保護(hù)的方法
- 非易失性存儲器數(shù)據(jù)寫入方法、存儲系統(tǒng)及其控制器
- 對系統(tǒng)進(jìn)行配置的方法、計算系統(tǒng)以及物品
- 非易失性存儲器接口
- 對存儲器設(shè)備中的非易失性存儲器和易失性存儲器進(jìn)行同時存取的技術(shù)
- 存儲裝置
- 控制非易失性存儲器器件的初始化的方法以及存儲器系統(tǒng)
- 非易失性存儲器的檢測方法及相關(guān)設(shè)備





